日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當前位置:首頁 > 模擬 > 模擬
[導讀]一、串行數(shù)據(jù)系統(tǒng)的基本知識 隨著串行數(shù)據(jù)速率的不斷提升,串行數(shù)據(jù)系統(tǒng)的傳輸結構也不斷的發(fā)生著變化以適應高速傳輸?shù)囊螅? 下圖1所示為不同的數(shù)據(jù)速率所對應的系統(tǒng)傳輸結構: 從左到右依次為全局時鐘系統(tǒng)結構、

一、串行數(shù)據(jù)系統(tǒng)的基本知識
隨著串行數(shù)據(jù)速率的不斷提升,串行數(shù)據(jù)系統(tǒng)的傳輸結構也不斷的發(fā)生著變化以適應高速傳輸?shù)囊螅?br /> 下圖1所示為不同的數(shù)據(jù)速率所對應的系統(tǒng)傳輸結構:

從左到右依次為全局時鐘系統(tǒng)結構、源同步時鐘系統(tǒng)結構、嵌入式時鐘系統(tǒng)結構,隨著數(shù)據(jù)速率的進一步提升,還有可能出現(xiàn)其它多種結構,如下圖2的前向時鐘系統(tǒng)結構,在10Gbps以上的串行數(shù)據(jù)傳輸系統(tǒng)中很可能會使用這種傳輸結構

從上圖1中可以看出:
1、典型串行數(shù)據(jù)傳輸系統(tǒng)主要構成因素包括:發(fā)送端TX,接收端RX,時鐘信號及其傳輸通道,數(shù)據(jù)信號及其傳輸通道
2、隨著數(shù)據(jù)速率的提升,串行數(shù)據(jù)系統(tǒng)傳輸結構發(fā)生的變化主要集中在時鐘信號及其傳輸通道的變化,在當前新一代的串行數(shù)據(jù)系統(tǒng)中,如PCI Express(I,II),SATA(I,II)等,已經沒有了專門的時鐘信號傳輸通道,而是將時鐘信號嵌入到了數(shù)據(jù)中進行傳輸,因此需要在接收端能有效的將時鐘恢復出來,那么為何數(shù)據(jù)速率的提升需要改變時鐘信號及其傳輸結構呢?了解下接收端芯片的基本工作原理會有助于我們理解這些變化。

通信系統(tǒng)的實質是通過一段介質發(fā)送或者接收數(shù)據(jù)。發(fā)送端TX發(fā)出不同編碼形式的高速串行數(shù)據(jù),經過一段鏈路傳輸后到達接收端RX,串行數(shù)據(jù)在傳輸過程中會受到各種各樣的干擾,引起數(shù)據(jù)的抖動,串行數(shù)據(jù)系統(tǒng)工作的目的就是要盡可能的減少這些干擾的影響使得接收端能準確無誤的恢復出發(fā)送端發(fā)送過來的數(shù)據(jù)。如下圖3所示,

由于接收端(一般是由D觸發(fā)器構成)需要使用時鐘采樣來完成同步接收數(shù)據(jù),因此時鐘信號和數(shù)據(jù)信號之間的同步關系是非常重要的,即必須要滿足一定的建立時間和保持時間。因此串行數(shù)據(jù)時鐘系統(tǒng)結構的變化最根本上是為了滿足時鐘與數(shù)據(jù)之間的時序關系,以便接收端能正確的接收到信號。
接收端D觸發(fā)器的工作原理


D觸發(fā)器觸發(fā)直流電平示例(時鐘上升沿觸發(fā)):

可見,當輸入觸發(fā)器的電平沒有翻轉時,觸發(fā)器能穩(wěn)定的恢復出輸入信號。

D觸發(fā)器觸發(fā)觸發(fā)脈沖信號示例(時鐘上升沿觸發(fā)):

(如果時鐘和數(shù)據(jù)之間的相對抖動偏差太大,將會導致圖示D觸發(fā)器輸出信號的邏輯翻轉錯誤或者不穩(wěn)定)
當數(shù)據(jù)信號的電平發(fā)生翻轉后,時鐘邊沿與數(shù)據(jù)邊沿需要一定的建立時間來鎖存數(shù)據(jù);同時,數(shù)據(jù)信號的電平需要一定的保持時間讓時鐘能穩(wěn)定的鎖存數(shù)據(jù)。為了讓建立時間和保持時間最大化,時鐘最好能出現(xiàn)在數(shù)據(jù)比特位的中央。但是由于數(shù)據(jù)或者時鐘存在抖動,抖動較大時,無法滿足建立時間和保持時間的要求,D觸發(fā)器可能輸出錯誤的數(shù)據(jù),產生誤碼。特別是在高速數(shù)字電路中,速率的增加導致建立時間和保持時間的余量越來越小,由于抖動產生誤碼的概率越來越高,所以,時鐘和數(shù)據(jù)的抖動測試非常重要。

二、抖動的基本概念
抖動的定義為信號在電平轉換時,其邊沿與理想時間位置的偏移量。抖動比較大時可能出現(xiàn):并行總線的建立保持時間余量不夠、時鐘穩(wěn)定度差、串行信號接收端誤碼率高等現(xiàn)象。

研究串行數(shù)據(jù)系統(tǒng)的抖動主要是研究時鐘與串行數(shù)據(jù)的相對抖動,而不是單純的指時鐘抖動或者數(shù)據(jù)抖動。也就是說即使時鐘有很大的抖動,但是只要數(shù)據(jù)也存在同樣大的抖動,則兩者之間的相對抖動仍舊很小,時鐘和數(shù)據(jù)之間的建立時間和保持時間也仍舊能夠得到保證。如下圖所示:

當帶有抖動的數(shù)據(jù)信號與帶有抖動的時鐘信號出現(xiàn)較大的相位偏差時,系統(tǒng)即有可能出現(xiàn)建立時間、保持時間不夠,出現(xiàn)誤碼等情況;這個偏差叫做串行數(shù)據(jù)的時間間隔誤差(TIE,time interval error)。每一個時鐘邊沿和數(shù)據(jù)邊沿都會有一個時間間隔誤差,那么我們需要關注哪一個邊沿的TIE呢?還是關注一段時間內(一定的波形數(shù)量)所有波形邊沿的TIE的累積效果呢?需要多少波形數(shù)據(jù)統(tǒng)計運算得到的TIE才符合要求呢?搞清楚這幾個問題需要了解下串行數(shù)據(jù)系統(tǒng)中經常用到的另外一個概念:誤碼率(BER,bit error rate)
三、串行數(shù)據(jù)系統(tǒng)中誤碼率的概念
由于串行數(shù)據(jù)系統(tǒng)需要在一給定的時間內發(fā)送或者傳輸許多位的數(shù)據(jù),因此衡量系統(tǒng)的整體性能通常由在一段時間內或者一定數(shù)量的數(shù)據(jù)進行衡量,即發(fā)送端發(fā)送一定量的數(shù)據(jù),在接收端接收到的數(shù)據(jù)中出現(xiàn)錯誤位的比率,也叫做誤碼率。大部分的串行數(shù)據(jù)標準要求,發(fā)送端發(fā)送10e+12個誤碼,在接收端出現(xiàn)誤碼的比率不能多于一個,也就是誤碼率為10e-12,相對應的要求在此誤碼率下抖動不能超過一定的值。而示波器累積10e+12個誤碼,可能需要數(shù)天的時間,因此示波器在分析誤碼率抖動時通常需要用到統(tǒng)計分析、外推等抖動算法。

四、抖動的來源
產生抖動的原因有多種,從元器件來看分為intrinsic抖動與nonintrinsic抖動兩種,前者是與電子器件和半導體器件的電子和空穴特性有關,后者與電路的設計有關,可以通過優(yōu)化設計來改善。前者產生的抖動稱為隨機抖動(Random Jitter,簡稱Rj),后者產生的抖動稱為固有抖動(Deterministic jitter)。隨機抖動的來源為熱噪聲、Shot Noise和Flick Noise。固定抖動的來源為:開關電源噪聲、反射、串擾、電磁干擾等等。在后續(xù)專門介紹隨機抖動和固有抖動的文章中將詳細介紹。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

在現(xiàn)代電子設備中,晶振作為提供精確時鐘信號的核心元件,其重要性不言而喻。從智能手機、計算機到汽車電子、通信基站,晶振的身影無處不在,它如同電子設備的 “心臟起搏器”,確保各種復雜電路有條不紊地運行。而晶振的核心 —— 石...

關鍵字: 晶振 時鐘信號 振蕩器

在電子電路的世界里,時鐘信號是整個系統(tǒng)有序運行的 “節(jié)拍器”,而無源晶體與有源晶振作為產生時鐘信號的核心器件,扮演著舉足輕重的角色。盡管它們的目的都是為電路提供穩(wěn)定的頻率信號,但在結構原理、性能特點、應用范圍及使用方法上...

關鍵字: 時鐘信號 無源晶體 有源晶振

在電子電路中,晶振是一種至關重要的頻率控制元件,為系統(tǒng)提供穩(wěn)定且精確的時鐘信號。而晶振負載電容以及晶振兩邊的電容在晶振的正常工作中都扮演著關鍵角色,盡管它們存在一定關聯(lián),但實則有著不同的特性與功能。

關鍵字: 控制元件 時鐘信號 晶振

在數(shù)字電路設計中,計數(shù)器是一種基礎的數(shù)字電路組件,用于記錄并顯示脈沖信號的數(shù)量或頻率。4進制計數(shù)器,即模4計數(shù)器,是一種特殊的計數(shù)器,其計數(shù)范圍從0到3,共4個狀態(tài)。本文將深入探討如何結合D觸發(fā)器與寄存器來實現(xiàn)一個4進制...

關鍵字: D觸發(fā)器 寄存器 計數(shù)器

在數(shù)字電路設計中,D觸發(fā)器(Data Flip-Flop)是一種重要的時序邏輯元件,它能夠根據(jù)時鐘信號和輸入數(shù)據(jù)的變化來更新其輸出狀態(tài)。根據(jù)復位信號與時鐘信號的關系,D觸發(fā)器可以分為異步復位D觸發(fā)器和同步復位D觸發(fā)器。本...

關鍵字: D觸發(fā)器 Verilog

在現(xiàn)代通信、數(shù)據(jù)處理和精密測量系統(tǒng)中,時鐘信號的穩(wěn)定性和低抖動性至關重要。時鐘抖動(Jitter)作為時鐘信號中不期望的時序變化,會導致數(shù)據(jù)傳輸錯誤、信號同步問題以及系統(tǒng)性能下降。為了應對這一挑戰(zhàn),研究人員和工程師們不斷...

關鍵字: 時鐘信號 PLL 鎖相環(huán)

脈沖電路主要包括脈沖產生電路和脈沖整形電路。脈沖產生電路的功能是產生各種脈沖 信號,如時鐘信號。

關鍵字: 脈沖電路 時鐘信號

在現(xiàn)代電子系統(tǒng)中,時鐘信號的穩(wěn)定性和精確性對系統(tǒng)性能至關重要。隨著科技的快速發(fā)展,對時鐘頻率和相位噪聲的要求也日益提高。雙環(huán)路時鐘發(fā)生器,作為一種先進的時鐘生成技術,憑借其獨特的結構和卓越的性能,在高端應用中展現(xiàn)了強大的...

關鍵字: 時鐘信號 低相位 鎖定環(huán)

在現(xiàn)代電子系統(tǒng)中,時鐘信號的穩(wěn)定性和精確性對于系統(tǒng)性能至關重要。隨著數(shù)據(jù)轉換器的速度和分辨率不斷提高,對高頻、低相位噪聲的時鐘源需求日益增長。尤其是在蜂窩基站、軍用雷達系統(tǒng)和其他需要高速、高性能時鐘信號的應用中,時鐘發(fā)生...

關鍵字: 時鐘信號 雙環(huán)路 數(shù)據(jù)轉換器

在信息技術飛速發(fā)展的今天,電信和網絡應用對時鐘信號的要求日益嚴苛。時鐘信號作為系統(tǒng)運行的基石,其穩(wěn)定性、精確性和靈活性直接關系到整個系統(tǒng)的性能和可靠性。在這樣的背景下,可編程多速率時鐘產生器以其獨特的優(yōu)勢脫穎而出,尤其是...

關鍵字: 時鐘信號 可編程 NB3H5150
關閉