日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當前位置:首頁 > 工業(yè)控制 > 電子設計自動化
[導讀]隨著PCB走線信號速率越來越高,對時序要求較高的源同步信號的時序裕量越來越少,因此在PCB設計階段準確知道PCB走線對信號時延的影響變的尤為重要。本文基于仿真分析DK,串擾,過孔,蛇形繞線等因素對信號時延的影響。

信號在媒質中傳播時,其傳播速度受信號載體以及周圍媒質屬性決定。在PCB(印刷電路板)中信號的傳輸速度就與板材DK(介電常數(shù)),信號模式,信號線與信號線間耦合以及繞線方式等有關。隨著PCB走線信號速率越來越高,對時序要求較高的源同步信號的時序裕量越來越少,因此在PCB設計階段準確知道PCB走線對信號時延的影響變的尤為重要。本文基于仿真分析DK,串擾,過孔,蛇形繞線等因素對信號時延的影響。

1.引言

信號要能正常工作都必須滿足一定的時序要求,隨著信號速率升高,數(shù)字信號的發(fā)展經歷了從共同步時鐘到源同步時鐘以及串行(serdes)信號。在當今的消費類電子,通信服務器等行業(yè),源同步和串行信號占據(jù)了很大的比重。串行信號比如常見PCIE,SAS,SATA,QPI,SFP+,XUAI,10GBASE-KR等信號,源同步信號比如DDR信號。

串行信號在發(fā)送端將數(shù)據(jù)信號和時鐘(CLK)信號通過編碼方式一起發(fā)送,在接收端通過時鐘數(shù)據(jù)恢復(CDR)得到數(shù)據(jù)信號和時鐘信號。由于時鐘數(shù)據(jù)在同一個通道傳播,串行信號對和對之間在PCB上傳輸延時要求較低,主要依靠鎖相環(huán)(PLL)和芯片的時鐘數(shù)據(jù)恢復功能。

源同步時鐘主要是DDR信號,在DDR設計中,DQ(數(shù)據(jù))信號參考DQS(數(shù)據(jù)選通)信號,CMD(命令)信號和CTL(控制)信號參考CLK(時鐘)信號,由于DQ的速率是CMD DDR2/ DDR3.DDR4預計在2015年將成為消費類電子的主要設計,隨著DDR信號速率的不斷提高,在DDR4設計中特別是DQ和DQS之間傳輸時延對設計者提出更高的挑戰(zhàn)。

在PCB設計的時候為了時序的要求需要對源同步信號做一些等長,一些設計工程師忽略了這個信號等長其實是一個時延等長,或者說是一個‘時間等長’。

2.傳輸時延簡介

Time delay又叫時延(TD),通常是指電磁信號或者光信號通過整個傳輸介質所用的時間。在傳輸線上的時延就是指信號通過整個傳輸線所用的時間。

Propagation delay又叫傳播延遲(PD),通常是指電磁信號或者光信號在單位長度的傳輸介質中傳輸?shù)臅r間延遲,與“傳播速度”成反比例(倒數(shù))關系,單位為“Ps/inch”或“s/m”。

從定義中可以看出時延=傳播延遲*傳輸長度(L)

其中v為傳播速度,單位為inch/ps或m/s c為真空中的光速(3X108 m/s)

εr為介電常數(shù)PD為傳播延遲,單位為Ps/inch或s/m TD為信號通過長度為L的傳輸線所產生的時延L為傳輸線長度,單位為inch或m

從上面公式可以知道,傳播延遲主要取決于介質材料的介電常數(shù),而傳播時延取決于介質材料的介電常數(shù)、傳輸線長度和傳輸線橫截面的幾何結構(幾何結構決定電場分布,電場分布決定有效介電常數(shù))。嚴格來說,不管是延遲還是時延都取決于導體周圍的有效介電常數(shù)。在微帶線中,有效介電常數(shù)受橫截面的幾何結構影響比較大;而串擾,其有效介電常數(shù)受奇偶模式的影響較大;不同繞線方式有效介電常數(shù)受其繞線方式的影響。

3.仿真分析過程

3.1微帶線和帶狀線傳輸時延

PCB中微帶線是指走線只有一個參考面,如下圖1;帶狀線是指走線有2個參考面,如下圖2。

帶狀線由于電磁場都被束縛在兩個參考面之間的板材中,所以走線的有效介電常數(shù)為板材的介電常數(shù)。

微帶線會導致部分電磁場暴露在空氣中,空氣的相對介電常數(shù)約為1.0006,板材如常規(guī)FR4的介電常數(shù)為4.2,那么微帶線的有效介電常數(shù)在1和4.2之間,可以利用下面的公式計算微帶線的有效介電常數(shù)「Collins,1992」:

εe = (εr +1)/2 + (εr -1)/2(1+12H/W)-1/2 + F -0.217(εr -1)T/√WH 3.1 F = 0.02 (εr -1)(1-W/H)2 (W/H 1) 3.2

其中,εe為有效介電常數(shù),εr為電路板材料的介電常數(shù),H為導線高于地平面的高度,W為導線寬度,T為導線厚度。

在圖4和圖5的層疊結構下,1000mil的走線時延差=179.729ps-147.954ps=31.775ps,可以看出這個差距是非常大的。在做源同步的DDR同組等長時候只考慮物理等長會帶來很嚴重的'時間不等長。

3.2走線和過孔傳輸時延

在PCB設計時候,經常會遇到走線換層,走線換層必須借助于過孔。但長度相等的過孔和走線之間的時延并不相等。過孔的時延可以用式3.3表示

TD_via=√LC 3.3

其中TD_via表示信號經過過孔的時延,L表示過孔的寄生電感,C表示過孔的寄生電容。從式3.3可以看出寄生電容和寄生電感都會導致過孔的傳輸時延變大。而不同過孔結構寄生參數(shù)也會發(fā)生改變。下面通過仿真分析過孔時延和傳輸線時延時間的偏差。

如圖6所示過孔結構時延可以根據(jù)式3.3計算出:

TD_via=√LC=sqr(0.4021pf*1326.2pH)=23.1ps式3.4

由式3.4可以看出,結構如圖6所示過孔的傳輸時延為23.1ps.而對于普通FR4板材的微帶線,1.6mm走線傳輸時延約為11ps,對于帶狀線約為12.5ps.通過計算可以看出相同長度的走線和過孔之間的時延相差是非常大的。因此對設計工程師來講設計的時候盡量做到以下兩點:

1)需要做等長的信號要盡量走同層,換層時需要注意總的長度要保持相等并且每層走線都需要等長。

2)需要等長的信號走相同走線層可以保持過孔的時延一致,從而消除過孔時延不一致帶來的影響。

3.3串擾對信號時延的影響。

PCB板上線與線的間距很近,走線上的信號可以通過空間耦合到其相鄰的一些傳輸線上去,這個過程就叫串擾。串擾不僅可以影響到受害線上的電壓幅值,同時還會影響到受害線上信號的傳輸時延。

如圖7串擾拓撲圖所示,假設有3根相互耦合的傳輸線,中間的一根線(圖8中D1)為受害線,兩邊的線(圖8中D0

1,假設兩邊的攻擊線中沒有信號,即不存在串擾,此種情況作為參考基準線(Reference);

2,假設攻擊線和受害線切換狀態(tài)一致,此種情況為偶模(Even Mode)

3,假設攻擊線和受害線切換狀態(tài)相反,此種情況為奇模(Odd Mode)

奇偶模式空間電磁場分布(如圖9)

仿真結果如下圖11所示,其中藍色為第一種激勵所對應的參考基準線,其周圍沒有其它信號線的影響;紅色線為第二種激勵所對應的接收端波形;綠色為第三中情況所對應的接收端波形。綠色波形最早到達接收端,而紅色的波形最后到達接收端,是由于奇模的傳輸速度比偶模塊。

從上面的仿真結果可以看出信號線周圍的攻擊線會對信號線的傳輸時延到來影響,如果設計處理不當,導致傳輸時延偏差較大最終會導致系統(tǒng)工作不穩(wěn)定。在設計的時候要盡量減小這種影響,可以從以下幾點考慮:

1,拉大線間距。線間距越大,相鄰走線間的影響就越小,走線間距盡量滿足3W原則。

2,使耦合長度盡量短。相鄰傳輸線平行走線長度越長串擾越大,走線時候盡量減小相鄰線平行走線長度;對于相鄰層走線盡量采用相鄰層垂直走線。

3,走線盡量走在帶狀線。微帶線的串擾相對帶狀線較大,帶狀線走線可以減小串擾的影響。

4,保持完整回流平面,避免跨分割,走線和參考面盡量緊耦合。

3.4繞線方式對信號時延的影響

在PCB設計時候,有些設計人員為了滿足等長要求會對走線進行繞線,很少有設計人員會考慮到不恰當?shù)睦@線也會影響傳輸線時延。為了驗證繞線對傳輸線時延的影響,我們公司信號完整性團隊(SI組)設計出測試板進行實測。如下圖12所示,蛇形繞線和參考直線走在相同的走線層,兩者線寬線間距以及物理長度完全相同,蛇形繞線的局部放大圖如下圖13所示。

實測結果如下圖13所示,其中紅色線為參考走線,藍色的線為蛇形繞線的走線,從結果可以看出,蛇形繞線的信號傳輸速度會比直線參考線的速度要快,兩者相差了13.89ps.這是由于蛇形繞線靠的太近,平行的耦合長度太長,信號在蛇形繞線上的自耦合導致信號傳播速度較快。

通過3D電磁場仿真軟件也可以看出這種蛇形繞線和直線間傳輸速度不同,如下圖14所示:兩種不同的繞線是物理等長的,可以看出下面一種繞線方式由于繞線靠的較緊,而且平行耦合長度也長,可以看出下面一種繞線方式信號傳輸?shù)臅煲稽c

從上面的仿真測試可以看出,不同繞線方式對信號時延影響還是比較大的,為了減小由于繞線帶來的時延的影響,可以考慮以下幾點:

1,在PCB設計時候盡量減少不必要的繞線,比如串行信號差分對和差分對之間沒有必要做等長。

2,增大繞線間間距,盡量滿足單根繞線間距大于5H(H為線到最近參考面的距離),差分繞線大于3H(H為線到最近參考面的距離)。

3,減小繞線間平行走線長度。

4.小結

在PCB設計時候要將等長的設計觀念逐步向等時設計轉變,在對時序或者等長要求高的設計尤其需要注意串擾,繞線方式,不同層走線,過孔時延等方面對時序的影響。豐富的SI(信號完整性)知識和正確的仿真方法可以幫助設計去評估PCB板上的傳輸時延,從而提高設計的質量。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

2025 IPC CEMAC電子制造年會將于9月25日至26日在上海浦東新區(qū)舉辦。年會以“Shaping a Sustainable Future(共塑可持續(xù)未來)”為主題,匯聚國內外專家學者、產業(yè)領袖與制造精英,圍繞先...

關鍵字: PCB AI 數(shù)字化

在PCB制造過程中,孔無銅現(xiàn)象作為致命性缺陷之一,直接導致電氣連接失效和產品報廢。該問題涉及鉆孔、化學處理、電鍍等全流程,其成因復雜且相互交織。本文將從工藝機理、材料特性及設備控制三個維度,系統(tǒng)解析孔無銅的根源并提出解決...

關鍵字: PCB 孔無銅

在電子制造領域,PCB孔銅斷裂是導致電路失效的典型問題,其隱蔽性與破壞性常引發(fā)批量性質量事故。本文結合實際案例與失效分析數(shù)據(jù),系統(tǒng)梳理孔銅斷裂的五大核心原因,為行業(yè)提供可落地的解決方案。

關鍵字: PCB 孔銅斷裂

在電子制造領域,噴錫板(HASL,Hot Air Solder Levelling)因成本低廉、工藝成熟,仍占據(jù)中低端PCB市場30%以上的份額。然而,隨著無鉛化趨勢推進,HASL工藝的拒焊(Non-Wetting)與退...

關鍵字: PCB 噴錫板 HASL

在PCB制造過程中,阻焊油墨作為關鍵功能層,其質量直接影響產品可靠性。然而,油墨氣泡、脫落、顯影不凈等異常問題長期困擾行業(yè),尤其在5G通信、汽車電子等高可靠性領域,阻焊缺陷導致的失效占比高達15%-20%。本文結合典型失...

關鍵字: PCB 阻焊油墨

在5G通信、新能源汽車、工業(yè)控制等高功率密度應用場景中,傳統(tǒng)有機基板已難以滿足散熱與可靠性需求。陶瓷基板憑借其高熱導率、低熱膨脹系數(shù)及優(yōu)異化學穩(wěn)定性,成為功率器件封裝的核心材料。本文從PCB設計規(guī)范與陶瓷基板導入標準兩大...

關鍵字: PCB 陶瓷基板

在電子制造領域,PCB(印刷電路板)作為核心組件,其質量直接影響整機性能與可靠性。然而,受材料、工藝、環(huán)境等多重因素影響,PCB生產過程中常出現(xiàn)短路、開路、焊接不良等缺陷。本文基于行業(yè)實踐與失效分析案例,系統(tǒng)梳理PCB常...

關鍵字: PCB 印刷電路板

在PCB(印制電路板)制造過程中,感光阻焊油墨作為保護電路、防止焊接短路的關鍵材料,其性能穩(wěn)定性直接影響產品良率與可靠性。然而,受工藝參數(shù)、材料特性及環(huán)境因素影響,油墨異?,F(xiàn)象頻發(fā)。本文聚焦顯影不凈、黃變、附著力不足等典...

關鍵字: PCB 感光阻焊油墨 印制電路板

在電子制造領域,印刷電路板(PCB)的表面處理工藝直接影響其可靠性、信號完整性和使用壽命。其中,化學鍍鎳浸金(ENIG,俗稱“鍍金”)與有機保焊劑(OSP)是兩種主流工藝,但它們在失效模式、應用場景及成本效益上存在顯著差...

關鍵字: PCB OSP工藝

在PCB設計的宏偉藍圖中,布局與布線規(guī)則猶如精密樂章中的指揮棒,是鑄就電路板卓越性能、堅不可摧的可靠性及經濟高效的制造成本的靈魂所在。恰如一位巧手的園藝師,合理的布局藝術性地編排著每一寸空間,既削減了布線交織的繁復迷宮,...

關鍵字: PCB 電路板
關閉