日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁 > 工業(yè)控制 > 電子設(shè)計自動化
[導(dǎo)讀]1 引言 多年來CCD 器件以體積小、重量輕、功耗小、工作電壓低和抗燒毀等優(yōu)點以及在分辨率、動態(tài)范圍、靈敏度、實時傳輸、自掃描等特性,廣泛地應(yīng)用于攝像器材、氣象、航天航空、軍事、醫(yī)療以及工業(yè)檢測等眾多領(lǐng)域。

1 引言

多年來CCD 器件以體積小、重量輕、功耗小、工作電壓低和抗燒毀等優(yōu)點以及在分辨率、動態(tài)范圍、靈敏度、實時傳輸、自掃描等特性,廣泛地應(yīng)用于攝像器材、氣象、航天航空、軍事、醫(yī)療以及工業(yè)檢測等眾多領(lǐng)域。

在對某多通道高速CCD相機輸出圖像信號的采集系統(tǒng)設(shè)計過程當(dāng)中,我們需要對此系統(tǒng)在正式使用之前進行調(diào)試,來測試它能否正常工作。本文利用CPLD和LVDS嚴格對CCD相機的輸出接口進行了模擬,并且以LVDS方式輸出圖像信號。

  2 相機系統(tǒng)輸出接口信號及Camera link 接口

此CCD 相機最終的輸出信號符合camera link 接口標(biāo)準(zhǔn),每個通道輸出3072個像元后,接著輸出1024個零電平像元,數(shù)據(jù)采用LVDS差分輸出,每通道的輸出信號包括:控制信號:像元時鐘DCLK,行同步信號LVAL和外觸發(fā)信號DTRG;數(shù)字圖像信號(8位并行輸出)DATA。各信號波形大致如圖1 所示:

各信號波形


圖1

· DCLK像元時鐘頻率為31MHz,由62MHz晶振產(chǎn)生后二分頻得到。以LVDS信號輸出。

·  行同步信號LVAL在輸出3072個像元和1024個零電平像元時,LVAL為低電平,在兩個有效行中間會跳變幾個無效的像素點,跳變無效像素點時,LVAL為高電平。跳過的像素點的數(shù)目未定,初步設(shè)為固定4個像素。以LVDS信號輸出。

· 外觸發(fā)信號DTRG是用來觸發(fā)采集卡的工作,它與LVAL信號下降沿對齊,高電平寬度為像元時鐘一個周期的寬度。

為提高傳輸效率以及降低傳輸成本,CCD相機將以上圖像信號按Camera Link 標(biāo)準(zhǔn)轉(zhuǎn)換成低電平差分信號(LVDS)輸出。系統(tǒng)采用與CCD 相機相匹配的National semiconductor芯片組DS90C031W/ML 來完成TTL電平信號和LDVS信號之間的轉(zhuǎn)換,轉(zhuǎn)換接口芯片如圖2 所示,一個接口轉(zhuǎn)換芯片可以將4個信號轉(zhuǎn)換成4對符合TIA/EIA-644 標(biāo)準(zhǔn)的LVDS 數(shù)據(jù)流。另外還有兩個使能端,在工作時,EN接低電平, 接高電平。此芯片的最大傳輸速度可達77.7MHz,供電電壓為+5V,符合系統(tǒng)需要。最后輸出信號接到圖像采集系統(tǒng)的輸入端。在本文的設(shè)計當(dāng)中,只用到驅(qū)動芯片,接收芯片放在圖像采集系統(tǒng)電路中。

轉(zhuǎn)換接口芯片

  3硬件結(jié)構(gòu)

本設(shè)計的硬件電路主要由三部分組成,結(jié)構(gòu)框圖如圖3所示。包括晶振電路、

CPLD、輸出接口(9片DS90C031)。整個電路的核心部分是CPLD,采用ALTERA公司的MAX7000S系列中的EPM7128SLC84-15芯片。它除了產(chǎn)生控制信號外,還要模擬一個灰度圖象的數(shù)據(jù)源。62MHz晶振用來產(chǎn)生CPLD工作所需要的時鐘。DSC90C031用來把CPLD產(chǎn)生的圖像信號和控制信號(TTL信號)轉(zhuǎn)化成LVDS信號,并輸出。其中每兩片能產(chǎn)生一個通道的8位的圖像輸出信號,共有4個通道,第9片用來轉(zhuǎn)換控制信號并輸出。

在電路設(shè)計過程中,為了提高系統(tǒng)的可靠性,要注意以下問題:1、CPLD器件的每個供電電壓管腳都要外接0.1μ電容來進行濾波。CPLD輸出信號也要進行濾波之后再接到DSC90C031。2、在輸出端,要使用終端電阻實現(xiàn)對差分傳輸線的最大匹配,阻值一般在90——130Ώ之間,系統(tǒng)也需要此終端電阻來產(chǎn)生正常工作的差分電壓。必要時也可使用2個阻值各為50Ώ的電阻,并在中間通過一個電容接地,以濾去共模噪聲。

  4 CPLD程序設(shè)計

因為考慮到設(shè)計后期還要在CPLD前端加單片機對圖像信號的變化進行各種控制,所以要用到大約50個I/O口的操作,所以選用了ALTERA公司的MAX7000S系列中的EPM7128SLC84-15芯片,該芯片共有84個引腳,內(nèi)部集成了6000門,其中典型可用門為2500個,有128個邏輯單元,60個可用I/O口,可單獨配置為輸入、輸出及雙向工作方式,2個全局時鐘及一個全局使能端和一個全局清除端。它支持多電壓工作,其傳輸延時為7.5ns,最高工作頻率高達125MHz。我們采用ALTERA公司的第三代開發(fā)軟件Max plus II進行仿真、綜合和下載。

整個程序分三個模塊:u1,u2,u3,其中u1是分頻模塊,用4輸出計數(shù)器對輸入的62M主時鐘(mclk)進行2分頻,u2是圖像數(shù)據(jù)產(chǎn)生模塊,用8位的計數(shù)器來產(chǎn)生灰度圖象數(shù)據(jù)。u3模塊是利用13位的計數(shù)器來產(chǎn)生控制信號,嚴格按照要求的時序關(guān)系,分別產(chǎn)生像元時鐘(DCLK)、行同步信號(LVAL)、外觸發(fā)信號(DTRG)。部分源程序如下:

begin

u1:fenpin port map(mclk,clr0,set,clk); //引用分頻模塊

u2:count8 port map(clk,clr1,set,countout8);//引用8位計數(shù)器

u3:count13 port map (clk,clr2,set,countout13);//引用13位計數(shù)器

set<='1';

clr1<='0';

dclk<=clk;

process(clk)

begin

if(clk'event and clk='1')then

if (countout13>=4096 and countout13<=4099)then

lval<='1';

data<=countout8;

else

lval<='0';

end if;

if(countout13=4099)then

dtrg<='1';

clr2<='1';

else

dtrg<='0';

clr2<='0';

end if;

if(countout13>=0 and countout13<=3071)then

data<=countout8;//輸出有效像元

end if;

if (countout13>=3072 and countout13<=4095)then

data<=0;//輸出零像元

end if;

end if;

end process;

end rtl;

時序仿真圖如下圖所示:

時序仿真圖

  5總結(jié)

編譯仿真通過后,在頂層用原理圖進行綜合實現(xiàn),然后燒入芯片進行實驗,并根據(jù)實際運行情況,對設(shè)計進行改進。如根據(jù)實際器件的延時特性,在設(shè)計中某些地方插入適當(dāng)?shù)难舆t單元以保證各時延一致。

根據(jù)本文介紹的設(shè)計方案,采用CPLD技術(shù)設(shè)計的多路CCD圖像信號模擬器結(jié)構(gòu)簡單,實現(xiàn)方便,易于修改。在圖像采集卡的測試過程中,發(fā)揮了重要作用。

(李愛玲 張伯珩 達選福 邊川平)



參考文獻:

[1].CPLDdatasheethttp://www.dzsc.com/datasheet/CPLD_1136600.html.
[2].LVDSdatasheethttp://www.dzsc.com/datasheet/LVDS_457917.html.
[3].TTLdatasheethttp://www.dzsc.com/datasheet/TTL_1174409.html.
[4].DS90C031datasheethttp://www.dzsc.com/datasheet/DS90C031_268245.html.
[5].MAX7000Sdatasheethttp://www.dzsc.com/datasheet/MAX7000S_1018714.html.
[6].EPM7128SLC84-15datasheethttp://www.dzsc.com/datasheet/EPM7128SLC84-15_1054460.html.


來源:零八我的愛0次

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

傳感器是能感受規(guī)定的被測量并按照一定的規(guī)律轉(zhuǎn)換成可用輸出信號的器件或裝置。傳感器有許多種,在先進測量技術(shù)這門課中提到了許多傳感器,在現(xiàn)代工業(yè)生產(chǎn)尤其是自動化生產(chǎn)過程中,要用各種傳感器來監(jiān)視和控制生產(chǎn)過程中的各個參數(shù),使設(shè)...

關(guān)鍵字: 傳感器 信號

高功率脈沖發(fā)射機作為一種能夠產(chǎn)生高能量、短脈沖信號的設(shè)備,在眾多領(lǐng)域發(fā)揮著關(guān)鍵作用。在雷達系統(tǒng)中,它為目標(biāo)探測提供強大的發(fā)射功率,使得雷達能夠在遠距離精確識別和跟蹤目標(biāo);在通信領(lǐng)域,可用于實現(xiàn)高速率、大容量的數(shù)據(jù)傳輸;在...

關(guān)鍵字: 高功率 脈沖發(fā)射機 信號

在當(dāng)今數(shù)字化、智能化的時代,電子設(shè)備無處不在,從智能手機、智能家居到工業(yè)控制系統(tǒng),它們在提升生活品質(zhì)與生產(chǎn)效率的同時,也面臨著高頻干擾與兼容性問題的挑戰(zhàn)。高頻干擾會導(dǎo)致設(shè)備信號傳輸不穩(wěn)定、數(shù)據(jù)丟失,甚至系統(tǒng)崩潰;兼容性問...

關(guān)鍵字: 高頻干擾 兼容性 信號

在當(dāng)今電子技術(shù)飛速發(fā)展的時代,隨著電子產(chǎn)品不斷向小型化、高性能化邁進,印刷電路板(PCB)的設(shè)計變得愈發(fā)復(fù)雜和精密。過孔,作為 PCB 中連接不同層線路的關(guān)鍵元件,其對信號完整性的影響已成為電路設(shè)計中不可忽視的重要因素。...

關(guān)鍵字: 印刷電路板 電路設(shè)計 信號

在當(dāng)今高速發(fā)展的電子系統(tǒng)領(lǐng)域,信號完整性已然成為確保系統(tǒng)性能與可靠性的關(guān)鍵要素。從驅(qū)動到連接器的信號傳輸路徑宛如一條信息高速公路,而接收端則如同這條公路的終點收費站,其設(shè)置的合理性直接關(guān)乎信號能否準(zhǔn)確無誤地抵達目的地。若...

關(guān)鍵字: 信號 連接器 驅(qū)動

在電子系統(tǒng)設(shè)計與信號傳輸過程中,工程師們常常會遇到信號波形不理想的情況。其中,信號波形下降沿出現(xiàn)上沖現(xiàn)象是較為常見的問題之一。這種異常不僅會干擾信號的正常傳輸,影響系統(tǒng)的性能和穩(wěn)定性,甚至可能導(dǎo)致系統(tǒng)出現(xiàn)誤判等嚴重后果。...

關(guān)鍵字: 信號 干擾 電子系統(tǒng)

在印刷電路板(PCB)設(shè)計中,過孔作為連接不同層線路的重要元件,其對信號完整性的影響不容忽視。隨著電子技術(shù)的飛速發(fā)展,電路的工作頻率不斷提高,信號上升沿時間越來越短,這使得過孔對信號的影響愈發(fā)顯著。在許多情況下,我們必須...

關(guān)鍵字: 印刷電路板 過孔 信號

在電子電路設(shè)計中,24 位 RGB TTL 信號的布線是一個關(guān)鍵環(huán)節(jié),其布線質(zhì)量直接影響到系統(tǒng)的性能和穩(wěn)定性。特別是在涉及顯示設(shè)備等對信號完整性要求較高的應(yīng)用場景中,遵循正確的布線要求至關(guān)重要。下面將從多個方面詳細闡述...

關(guān)鍵字: 信號 布線 顯示設(shè)備

在現(xiàn)代高速電子系統(tǒng)中,信號完整性(Signal Integrity, SI)已成為確保系統(tǒng)可靠運行的關(guān)鍵因素。信號完整性是指信號在傳輸路徑上保持其原始特性的能力,當(dāng)信號從驅(qū)動端出發(fā),經(jīng)過傳輸線到達連接器,最終被接收端接收...

關(guān)鍵字: 信號 傳輸路徑 質(zhì)量

在當(dāng)今電子設(shè)備高度集成化與智能化的時代,電磁干擾(EMI)已成為影響設(shè)備性能與可靠性的關(guān)鍵因素。隨著電子設(shè)備數(shù)量的激增以及工作頻率的不斷提升,不同設(shè)備間的電磁信號相互干擾問題日益凸顯,這不僅可能導(dǎo)致設(shè)備功能異常,還可能影...

關(guān)鍵字: 電磁干擾 信號 擴頻
關(guān)閉