日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁(yè) > 測(cè)試測(cè)量 > 測(cè)試測(cè)量
[導(dǎo)讀]   1.引言   數(shù)字頻率計(jì)是通訊設(shè)備、計(jì)算機(jī)、電子產(chǎn)品等生產(chǎn)領(lǐng)域不可缺少的測(cè)量?jī)x器。由于硬件設(shè)計(jì)的器件增加,使設(shè)計(jì)更加復(fù)雜,可靠性變差,延遲增加,測(cè)量誤差變大。通過(guò)使用EDA技術(shù)對(duì)系統(tǒng)功能進(jìn)行

  1.引言

  數(shù)字頻率計(jì)是通訊設(shè)備、計(jì)算機(jī)、電子產(chǎn)品等生產(chǎn)領(lǐng)域不可缺少的測(cè)量?jī)x器。由于硬件設(shè)計(jì)的器件增加,使設(shè)計(jì)更加復(fù)雜,可靠性變差,延遲增加,測(cè)量誤差變大。通過(guò)使用EDA技術(shù)對(duì)系統(tǒng)功能進(jìn)行描述,運(yùn)用VHDL語(yǔ)言,使系統(tǒng)簡(jiǎn)化,提高整體的性能和可靠性。采用VHDL編程設(shè)計(jì)的數(shù)字頻率計(jì),除了被測(cè)信號(hào)的整形部分,鍵輸入和數(shù)碼顯示以外,其他都在一片F(xiàn)PGA上實(shí)現(xiàn),從而讓整個(gè)系統(tǒng)非常精簡(jiǎn),讓其具有靈活的現(xiàn)場(chǎng)更改性,在不改變硬件電路的基礎(chǔ)上,進(jìn)一步改進(jìn)提高系統(tǒng)的性能,使數(shù)字頻率計(jì)具有高速,精確度高,可靠性強(qiáng),抗干擾等優(yōu)點(diǎn),為數(shù)字系統(tǒng)進(jìn)一步的集成創(chuàng)造了條件。

  2.數(shù)字頻率計(jì)的工作原理

  頻率測(cè)量方法中,常用的有直接測(cè)頻法、倍頻法和等精度測(cè)頻法。中直接測(cè)頻法是依據(jù)頻率的含義把被測(cè)頻率信號(hào)加到閘門的輸入端,只有在閘門開(kāi)通時(shí)間T(以ls計(jì))內(nèi),被測(cè)(計(jì)數(shù))的脈沖送到十進(jìn)制計(jì)數(shù)器進(jìn)行計(jì)數(shù)。直接測(cè)頻法比其他兩個(gè)方案更加簡(jiǎn)單方便可行,直接測(cè)頻法雖然在低頻段測(cè)量時(shí)誤差較大,但在低頻段我們可以采用直接測(cè)周法加測(cè)量,這樣就可以提高測(cè)量精度了。直接周期測(cè)量法是用被測(cè)周期信號(hào)直接控制計(jì)數(shù)門控電路,使主門開(kāi)放時(shí)間等于Tx,時(shí)標(biāo)為Ts的脈沖在主門開(kāi)放時(shí)間進(jìn)入計(jì)數(shù)器。設(shè)在Tx期間計(jì)數(shù)值為N,可以根據(jù)Tx=N×Ts來(lái)算得被測(cè)信號(hào)周期。因此本文采用低頻測(cè)周,高頻測(cè)頻的方法來(lái)提高精度,減小誤差。

  3.主要功能模塊的實(shí)現(xiàn)

  該系統(tǒng)設(shè)計(jì)的控制器是由狀態(tài)機(jī)實(shí)現(xiàn),通過(guò)在不同測(cè)量檔位,選擇合理的時(shí)基信號(hào)頻率降低誤差,確定各狀態(tài)轉(zhuǎn)移條件和狀態(tài)名,采用低頻檔位測(cè)周,高頻檔位測(cè)頻的方法。20MHz晶振送入分頻器,分出各檔時(shí)基信號(hào)和其它模塊所需的觸發(fā)信號(hào),分頻器將各檔時(shí)基信號(hào)傳給狀態(tài)機(jī),同時(shí)待測(cè)信號(hào)進(jìn)入狀態(tài)機(jī),狀念機(jī)進(jìn)行狀態(tài)轉(zhuǎn)換,將量程溢出信號(hào)和狀態(tài)顯示信號(hào)表征在發(fā)光二極管上。如圖表1所示。

  

  3.1 狀態(tài)機(jī)模塊

  首先對(duì)系統(tǒng)復(fù)位,如果此時(shí)狀態(tài)機(jī)的初始狀態(tài)為Fl00k,若超量程信號(hào)送入狀態(tài)機(jī),則狀態(tài)轉(zhuǎn)換到FlM,如果仍有超量程信號(hào)則狀態(tài)轉(zhuǎn)換到F10M,如果仍有超量程信號(hào)則狀態(tài)轉(zhuǎn)換到F100M,如果還有超量程信號(hào)則狀態(tài)轉(zhuǎn)換到Overflow H產(chǎn)生高溢出信號(hào);若欠量程信號(hào)送人狀態(tài)機(jī),則狀態(tài)轉(zhuǎn)換到P1ms,如果有超量程信號(hào)則狀態(tài)轉(zhuǎn)換到P10ms,如果仍有超量程信號(hào)則狀態(tài)轉(zhuǎn)換到P100ms,如果仍有超量程信號(hào)則狀態(tài)轉(zhuǎn)換到P 1 s,如果還有超量程則狀態(tài)轉(zhuǎn)換到OverflowL產(chǎn)生低溢出信號(hào)。如圖1所示。

  

  3.2 計(jì)數(shù)器模塊

  在“待計(jì)數(shù)信號(hào)”的兩個(gè)時(shí)鐘周期內(nèi)完成計(jì)數(shù)與控制信號(hào)(Over與Low)的傳輸,在量程合適的情況下,還將計(jì)數(shù)值輸出。這兩個(gè)時(shí)鐘周期內(nèi),第1個(gè)時(shí)鐘周期完成計(jì)數(shù),第2個(gè)時(shí)鐘周期完成控制信號(hào)的傳輸與計(jì)數(shù)值輸出。這樣做的好處是穩(wěn)定,將計(jì)數(shù)與控制信號(hào)傳輸分開(kāi)進(jìn)行。避免了一些可能遇到的“時(shí)鐘跳變”.但這種做法的缺點(diǎn)也很明顯,那就是在測(cè)周期模式下,假如待測(cè)信號(hào)是1Hz的,那么系統(tǒng)可能需要2s(兩個(gè)時(shí)鐘周期)才能顯示正確的數(shù)值。

  3.3 十分頻模塊

  由于1kHz~10kHz的信號(hào)無(wú)論用測(cè)頻法還是測(cè)周期法都是不可行的,可以采用預(yù)分頻的方法,將1kHz~10kHz的信號(hào)十分頻,然后用測(cè)周期法測(cè)出周期,再計(jì)算出頻率。

  3.4 同步整形電路模塊

  通過(guò)同步整形電路處理外部的異步信號(hào),超量程和欠量程。源程序如下:

  library ieee;use ieee.std_logic_1164.all;entity SignalLatch is4.系統(tǒng)的功能仿真和驗(yàn)證分析。

  據(jù)狀態(tài)轉(zhuǎn)換圖,這里將狀態(tài)機(jī)的程序分成兩個(gè)進(jìn)程,進(jìn)程1完成狀態(tài)轉(zhuǎn)移過(guò)程,進(jìn)程2控制各狀態(tài)下的輸出值如下圖2所示,timecounter=clocktested為50KHz.

  

  為了方便觀察,將數(shù)值改小,計(jì)數(shù)值大于100且小于或等于1000時(shí)輸出!將clock1設(shè)為50K,clock2計(jì)數(shù)時(shí)鐘設(shè)為5M,得出仿真如圖3所示Result為100符合計(jì)數(shù)要求。

  

  如圖4所示給clk1一個(gè)5KHz的頻率,經(jīng)過(guò)十分頻后clk2輸出0.5KHz,clk1的周期是0.2ms,經(jīng)過(guò)十分頻后是2ms

  

  同步整形電路仿真如圖5所示。

  

  由以上模塊進(jìn)行仿真得出了頻率的測(cè)量。如圖6、7、8所示。

  

  5.結(jié)論

  本方案所設(shè)計(jì)的數(shù)字頻率計(jì)占用FPGA芯片資源較少,成本較低,減少了電路的尺寸,具有一定的實(shí)用價(jià)值。利用QuartusII平臺(tái)進(jìn)行了仿真和硬件測(cè)試,基本達(dá)到了設(shè)計(jì)的要求。從而證實(shí)了本方案的具有較好可靠性,靈活性以及實(shí)用性

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

數(shù)字頻率是指數(shù)字化信號(hào)中重復(fù)發(fā)生的周期性事件的數(shù)量。在數(shù)字信號(hào)處理中,頻率通常被表示為離散的樣本頻率,單位為赫茲(Hz)。數(shù)字頻率是指數(shù)字信號(hào)中每秒相繼重復(fù)的樣本數(shù)。例如,如果一個(gè)數(shù)字信號(hào)每秒鐘重復(fù)了1000次樣本,那么...

關(guān)鍵字: EDA技術(shù) 數(shù)字頻率計(jì)

一、任務(wù)設(shè)計(jì)并制作一臺(tái)數(shù)字顯示的簡(jiǎn)易頻率計(jì)。二、要求1.基本要求   (1)頻率測(cè)量   a.測(cè)量范圍 信號(hào):方波、正弦波;幅度:0.5V~5V;頻率:1Hz~1MHz   b.測(cè)量誤差≤0.1%  ?。?)周期...

關(guān)鍵字: 數(shù)字頻率計(jì)

要求使用定時(shí)/計(jì)數(shù)器1作定時(shí)用,定時(shí)1s;定時(shí)/計(jì)數(shù)器0作計(jì)數(shù)器用,被計(jì)數(shù)的外部脈沖從P3.4(T0)接入。單片機(jī)將在1s內(nèi)對(duì)脈沖計(jì)數(shù)并送四位數(shù)碼管顯示,最大計(jì)數(shù)顯示值為0FFFFH。求程序。;=============...

關(guān)鍵字: 51單片機(jī) 數(shù)字頻率計(jì)

VHDL(Very High Speed Integrated Circuit Hardware Description Language)是IEEE工業(yè)標(biāo)準(zhǔn)硬件描述語(yǔ)言,是隨著可編程邏輯器件(PLD)的發(fā)展而發(fā)展起來(lái)的...

關(guān)鍵字: cpld/fpga vhdl語(yǔ)言 電源技術(shù)解析 電路優(yōu)化

1 引 言 鎖相環(huán)是一種能使輸出信號(hào)在頻率和相位上與輸入信號(hào)同步的電路,即系統(tǒng)進(jìn)入鎖定狀態(tài)(或同步狀態(tài))后,震蕩器的輸出信號(hào)與系統(tǒng)輸入信號(hào)之間相差為零,或者保持為

關(guān)鍵字: 電源技術(shù)解析 adpll vhdl語(yǔ)言 全數(shù)字鎖相環(huán)

頻率是指某周期現(xiàn)象在單位時(shí)間內(nèi)所重復(fù)的次數(shù),它與時(shí)間在數(shù)學(xué)上互為倒數(shù)。時(shí)間頻率的精確測(cè)量促進(jìn)了科學(xué)的發(fā)展,而科學(xué)的發(fā)展又反過(guò)來(lái)把時(shí)間頻率的測(cè)量提高到新的高度。特別在最近的幾十年里,頻率和時(shí)間的測(cè)量精度已達(dá)到非常高的水平,...

關(guān)鍵字: DSP tms320f2812 數(shù)字頻率計(jì) 設(shè)計(jì)教程

  隨著微電子技術(shù)和計(jì)算機(jī)技術(shù)的飛速發(fā)展, 各種電子測(cè)量?jī)x器在原理、功能、精度及自動(dòng)化水平等方面都發(fā)生了巨大的變化, 特別是DSP技術(shù)誕生以后,電子測(cè)量技術(shù)更是邁進(jìn)了一個(gè)全新的時(shí)代。近年來(lái),DSP...

關(guān)鍵字: DSP 數(shù)字頻率計(jì)

針對(duì)在自動(dòng)控制系統(tǒng)設(shè)計(jì)領(lǐng)域和通信領(lǐng)域中有著廣泛運(yùn)用的AD7862芯片,介紹了一種基于FPGA的驅(qū)動(dòng)接口電路的設(shè)計(jì)。闡述了 AD7862的特點(diǎn)及基本功能,以及基于這些功能特點(diǎn)的驅(qū)動(dòng)時(shí)序,并以此時(shí)序?yàn)榛A(chǔ)在FPGA芯片中實(shí)現(xiàn)...

關(guān)鍵字: FPGA vhdl語(yǔ)言 存儲(chǔ)技術(shù) 接口電路 ad7862芯片

本文采用EDA設(shè)計(jì)方法,把數(shù)字頻率計(jì)系統(tǒng)組建分解成若干個(gè)功能模塊進(jìn)行設(shè)計(jì)描述,選用Altera公司生產(chǎn)的FPGA產(chǎn)品FLEX10K系列的 EPF10K10LC84-4芯片,下載適配后,便可以在數(shù)碼管上顯示出待測(cè)頻率的數(shù)值...

關(guān)鍵字: EDA FPGA 數(shù)字頻率計(jì)
關(guān)閉