摘要:針對(duì)飛控模擬裝置中基于HDLC協(xié)議通信需求,完成了一種新的基于FPGA+ARM架構(gòu)HDLC協(xié)議控制器的設(shè)計(jì)。文中首先介紹了HDLC協(xié)議的幀結(jié)構(gòu)和循環(huán)冗余校驗(yàn)(CRC)原理,然后結(jié)合FPGA可進(jìn)行任意數(shù)據(jù)寬度操作和ARM編程簡(jiǎn)單
1.前言 設(shè)計(jì)分析一體化是目前所有CAD公司追求的一個(gè)主要目標(biāo),其核心意圖就是為了實(shí)現(xiàn)在設(shè)計(jì)過(guò)程中,充分考慮產(chǎn)品的性能和優(yōu)化,提升產(chǎn)品質(zhì)量和改善產(chǎn)品性能。 2.幾個(gè)重要概念及其誤區(qū) a)什么是CAD?
模塊劃分 模塊劃分的"劃"是規(guī)劃的意思,意指怎樣合理的將一個(gè)很大的軟件劃分為一系列功能獨(dú)立的部分合作完成系統(tǒng)的需求。C語(yǔ)言作為一種結(jié)構(gòu)化的程序設(shè)計(jì)語(yǔ)言,在模塊的劃分上主要依據(jù)功能(依功能進(jìn)行劃分在面向?qū)ο?/p>
摘要:為了實(shí)現(xiàn)便攜式、實(shí)時(shí)打印數(shù)據(jù)的目的,在分析EP3C25型FPGA和RD-E型微型打印機(jī)性能特點(diǎn)的基礎(chǔ)上,基于嵌入式技術(shù)設(shè)計(jì)了 FPGA與微型打印機(jī)的硬件接口電路、軟件流程及控制程序。利用FPGA控制微型打印機(jī)正常工作,
機(jī)械制圖基礎(chǔ)知識(shí)眾多,大家在學(xué)習(xí)機(jī)械制圖基礎(chǔ)知識(shí)時(shí),切不可喪失耐心。如果你已接觸過(guò)機(jī)械制圖基礎(chǔ)知識(shí),便會(huì)明白機(jī)械制圖基礎(chǔ)知識(shí)并不難學(xué)。為增進(jìn)大家對(duì)機(jī)械制圖基礎(chǔ)知識(shí)的了解,本文將從兩大方面對(duì)機(jī)械制圖基礎(chǔ)知識(shí)加以講解:三維實(shí)體的編輯、圖形倒角。
摘要:系統(tǒng)利用直接數(shù)字頻率合成技術(shù)(DDS)完成任意波形發(fā)生器設(shè)計(jì),以FPGA作為核心控制器件,用Flash和RAM作為波形數(shù)據(jù)存儲(chǔ)模塊,在上位機(jī)軟件的控制下,利用高精度D/A轉(zhuǎn)換器,實(shí)現(xiàn)正弦波、方波、三角波、鋸齒波、高
在進(jìn)行圖像采集過(guò)程中,重點(diǎn)需要解決采集系統(tǒng)的實(shí)時(shí)性問(wèn)題。而這里選用的多線(xiàn)陣CCD拼接圖像的采集方法勢(shì)必導(dǎo)致在低級(jí)算法階段會(huì)產(chǎn)生極大的數(shù)據(jù)流,應(yīng)用一個(gè)高速的嵌入式處理模塊則能很好地完成圖像處理的低級(jí)算法部分。在此分析了玻璃缺陷采集處理系統(tǒng)的工作過(guò)程,對(duì)系統(tǒng)內(nèi)存控制做了詳細(xì)的描述,并在FPGA內(nèi)實(shí)現(xiàn)了圖像的低級(jí)處理,從而使計(jì)算機(jī)從低級(jí)處理的大量數(shù)據(jù)中解脫出來(lái)。
本文主要介紹Optistruct軟件優(yōu)化方法在結(jié)構(gòu)設(shè)計(jì)改進(jìn)中的應(yīng)用。通過(guò)使用拓?fù)鋬?yōu)化和形貌優(yōu)化方法對(duì)一款摩托車(chē)后擋泥板進(jìn)行結(jié)構(gòu)優(yōu)化,使用自由形狀優(yōu)化方法對(duì)發(fā)動(dòng)機(jī)減震襯套的截面進(jìn)行優(yōu)化?! ∫弧⒒局R(shí)介紹
a583307414
sendmo
asdasdasf
XD茂茂
cindy123456
2454347030
DYQ26
zyd4957
18713271819cxy
1994089340
rainbow9527
anpengaimao
王洪陽(yáng)
zrddyhm
zh1812
dongliuwei
senlenced
年華2
lyz0609
dianzizhilu
lzdestiny
龍象
changlele
skyking1
新手編程
復(fù)制忍者
dsysd
歸途2018
zbby
小黑智