日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁(yè) > 電源 > 數(shù)字電源
[導(dǎo)讀]摘要:隨著FPGA容量、功能以及可靠性的不斷提高,采用FPGA設(shè)計(jì)數(shù)字電路已經(jīng)成為數(shù)字電路系統(tǒng)領(lǐng)域的主要設(shè)計(jì)方式。在以DSP為主處理器,F(xiàn)PGA為協(xié)處理器,基于“軟件無(wú)線電”技術(shù)的TD-SCDMA通用開發(fā)平臺(tái)中,成

摘要:隨著FPGA容量、功能以及可靠性的不斷提高,采用FPGA設(shè)計(jì)數(shù)字電路已經(jīng)成為數(shù)字電路系統(tǒng)領(lǐng)域的主要設(shè)計(jì)方式。在以DSP為主處理器,F(xiàn)PGA為協(xié)處理器,基于“軟件無(wú)線電”技術(shù)的TD-SCDMA通用開發(fā)平臺(tái)中,成功地采用FPGA完成一系列數(shù)據(jù)量大、重復(fù)性強(qiáng)、速度要求高的數(shù)字信號(hào)處理運(yùn)算和相關(guān)數(shù)據(jù)接口。在這種平臺(tái)中采用不同的軟件,便可以對(duì)TD-SCDMA協(xié)議棧軟件、物理層軟件、手機(jī)芯片和移動(dòng)終端等相關(guān)產(chǎn)品進(jìn)行測(cè)試驗(yàn)證,具有很好的市場(chǎng)前景。
關(guān)鍵詞:FPGA;TD-SCDMA;軟件無(wú)線電;開發(fā)平臺(tái)

0 引言
    隨著微電子技術(shù)的飛速發(fā)展,現(xiàn)場(chǎng)可編程器件正以空前規(guī)模和速度滲透到各行各業(yè),為各行業(yè)的電子系統(tǒng)設(shè)計(jì)工程師自行開發(fā)本行業(yè)專用的ASIC提供了技術(shù)和物質(zhì)條件。FPGA器件作為當(dāng)今電子設(shè)計(jì)領(lǐng)域應(yīng)用最廣泛的可編程器件之一,它的高集成度、可現(xiàn)場(chǎng)修改、開發(fā)周期短等優(yōu)點(diǎn)滿足了從軍用到民用、從高端到低端的大多數(shù)電子設(shè)計(jì)領(lǐng)域的需求。而TD-SCDMA作為我國(guó)提出的具有自主知識(shí)產(chǎn)權(quán)的3G標(biāo)準(zhǔn),已經(jīng)走過(guò)了十幾個(gè)春秋,協(xié)議棧軟件、物理層軟件、手機(jī)芯片和移動(dòng)終端等相關(guān)產(chǎn)品都日益成熟;隨著3G牌照發(fā)放日期的臨近,TD-SCDMA產(chǎn)業(yè)鏈上的各種產(chǎn)品的研發(fā)都進(jìn)入了最后的沖刺階段。由于TD-SCDMA標(biāo)準(zhǔn)中對(duì)各種產(chǎn)品的性能都有著嚴(yán)格的規(guī)定,因而產(chǎn)品的測(cè)試和驗(yàn)證就顯得尤為重要。本文介紹一種TD-SCDMA通用開發(fā)平臺(tái),能夠?qū)﹂_發(fā)中的產(chǎn)品進(jìn)行測(cè)試驗(yàn)證;FPGA由于其各方面優(yōu)異的性能成為平臺(tái)的重要組成部分。

1 FPGA簡(jiǎn)介
    FPGA(Field Programmable Gate Array,現(xiàn)場(chǎng)可編程門陣列)是在PAL,GAL,sEPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
    目前FPGA的品種很多,有Xilinx公司的Spantan,Vertex系列;A1tera公司的FIEX系列;Actel公司的ProASIC系列以及TI公司的TPC系列等。本文以Xilinx公司的Virtex-Ⅱ系列器件為例介紹FPGA的內(nèi)部結(jié)構(gòu),由圖1中可以看出,此系列的FPGA總體上由5大模塊組成。


    可編程邏輯模塊(CLB):由4個(gè)相同的Slice和附加邏輯電路構(gòu)成,用于實(shí)現(xiàn)組合邏輯和復(fù)雜時(shí)序邏輯。
    塊存儲(chǔ)器(BlockRAM):?jiǎn)挝蝗萘渴?8 Kb;每一個(gè)BlockRAM均可配置為單端口或雙端口RAM;利用Core Generator,還可將BlockRAM資源配置為雙端口FIFO。
    可編程輸入/輸出模塊(IOB):提供FPGA內(nèi)部邏輯與器件封裝管腳之間的接口,輸入/輸出速率可達(dá)840 MHz。
    數(shù)字時(shí)鐘管理器(DCM):可以消除時(shí)鐘的延遲、頻率的合成、時(shí)鐘相位的調(diào)整,輸入頻率范圍為24~420 MHz。
    乘法器:有符號(hào)乘法運(yùn)算速率可達(dá)到140 MHz的18位×18位的二進(jìn)制乘法器,利用這些乘法器進(jìn)行讀?。喑耍奂拥亩啻蔚僮?,可實(shí)現(xiàn)高速和高效的DSP濾波器結(jié)構(gòu)。
    由于FPGA性能的不斷提高,它在數(shù)字信號(hào)處理領(lǐng)域的應(yīng)用越來(lái)越廣泛,尤其在移動(dòng)通信領(lǐng)域積累了很多的成功經(jīng)驗(yàn),因而,在一種基于“軟件無(wú)線電”技術(shù)TD-SCDMA通用開發(fā)平臺(tái)中,選擇使用FPGA來(lái)拓展平臺(tái)的使用范圍,并為平臺(tái)以后的性能提升留下空間。
[!--empirenews.page--]
2 基于“軟件無(wú)線電”技術(shù)的TD-SCDMA通用開發(fā)平臺(tái)
    軟件無(wú)線電技術(shù)的基本原理就是將寬帶A/D和D/A轉(zhuǎn)換器盡可能地靠近天線,從而以軟件方式來(lái)代替硬件實(shí)施信號(hào)處理。采用軟件無(wú)線電的優(yōu)越性在于基于同樣的硬件環(huán)境,采用不同的軟件就可以實(shí)現(xiàn)不同的功能。這一點(diǎn)和可編程邏輯器件有著異曲同工之處,因此,可編程邏輯器件在軟件無(wú)線電中得到了越來(lái)越廣泛的應(yīng)用。
    TD-SCDMA標(biāo)準(zhǔn)要求軟件無(wú)線電完成接收信號(hào)經(jīng)A/D轉(zhuǎn)換后的數(shù)據(jù)解調(diào)、濾波、基帶信號(hào)處理等任務(wù),其中包括了聯(lián)合檢測(cè)、Viterbi譯碼、Turbo譯碼等復(fù)雜的算法,這些任務(wù)無(wú)一不涉及到巨大的運(yùn)算量。以目前的硬件處理速度來(lái)看,僅靠DSP來(lái)完成上述功能是不可能的。因而在應(yīng)用中,一般由FPGA來(lái)完成需要快速和較為固定的運(yùn)算,由DSP來(lái)完成靈活多變和運(yùn)算量較大的任務(wù)。基于以上分析,設(shè)計(jì)了以DSP+FPGA為信號(hào)處理核心的基于“軟件無(wú)線電”技術(shù)的TD-SCD-MA通用開發(fā)平臺(tái)。該平臺(tái)以RF器件、A/D器件、大容量FPGA、高速DSP、高性能ARM為基礎(chǔ),以軟件為核心,既兼顧速度和靈活性,又具有較強(qiáng)的通用性,支持在同一種標(biāo)準(zhǔn)增強(qiáng)版本之間的移植,并能夠支持完全不同的標(biāo)準(zhǔn),有助于系統(tǒng)的升級(jí)和多模運(yùn)行。
    開發(fā)平臺(tái)中的OMAP1612(ARM926EJS+DSP5510)芯片是TI推出的適合第三代移動(dòng)通信的雙核多媒體應(yīng)用平臺(tái),其DSP的CPU主時(shí)鐘工作在160 MHz或200 MHz,具有高達(dá)400 MIPS的處理能力。FPGA芯片采用Xilinx公司的200萬(wàn)門Virtex-Ⅱ系列器件XC2V2000,它采用0.15 μm工藝設(shè)計(jì),具有8層金屬工藝;其內(nèi)部時(shí)鐘頻率可達(dá)到420 MHz,輸入/輸出速率可達(dá)840 MHz。負(fù)責(zé)A/D,D/A處理的芯片采用Maxim公司的MAX197 00,該芯片工作時(shí)鐘為5.12 MHz,提供了雙10 b,7.5 MSPS的Rx(ADC),Tx(DAC)通路。
    在該平臺(tái)中,F(xiàn)PGA與DSP之間的數(shù)據(jù)傳輸效率是它們實(shí)現(xiàn)各自功能的基礎(chǔ)。根據(jù)OMAP1612的數(shù)據(jù)手冊(cè),平臺(tái)采用MeBSP2接口來(lái)完成它們之間的數(shù)據(jù)傳輸;對(duì)控制信息的傳輸、RF模塊和A/D模塊的配置都由SPI接口來(lái)完成;A/D模塊到FPGA的數(shù)據(jù)接口根據(jù)MAX19700芯片的數(shù)據(jù)手冊(cè)來(lái)編寫。以上三個(gè)接口必須在FPGA端模擬出來(lái),才能完成FPGA與其他器件之間的數(shù)據(jù)控制和傳輸。

3 程序設(shè)計(jì)
3.1 McBSP接口
    McBSP(Multiehannel Buffered Serial Port),即多通道緩沖串口。TMS320VC5510芯片有3個(gè)高速、全雙工MeBSP串口,McBSP串口是在標(biāo)準(zhǔn)同步串口的基礎(chǔ)上擴(kuò)展而來(lái),它能提供強(qiáng)大的同步串口通信機(jī)制,速度可達(dá)100 Mb/s?;贛eBSP的優(yōu)異性能,McBSP被用來(lái)在FPGA和DSP之間傳輸有效數(shù)據(jù)信息。
    McBSP包括一個(gè)數(shù)據(jù)流路徑和一個(gè)通過(guò)6個(gè)引腳連接到外部器件的控制路徑,這6個(gè)引腳分別是DX(數(shù)據(jù)發(fā)送)、DR(數(shù)據(jù)接收)、CLKX(發(fā)送時(shí)鐘)、CLKR(接收時(shí)鐘)、FSX(發(fā)送幀同步)、FSR(接受幀同步)。有效的數(shù)據(jù)經(jīng)McBSP串口通過(guò)DR和DX引腳和外部設(shè)備通信,同步控制信號(hào)則由CLKX,CLKR,F(xiàn)SX,F(xiàn)SR等4只引腳來(lái)實(shí)現(xiàn)。圖2中簡(jiǎn)要畫出了McBSP發(fā)送/接收的基本時(shí)序圖。


    McBSP的具體實(shí)現(xiàn)在參考文獻(xiàn)中有極為詳細(xì)的介紹,這里不再贅述。
3.2 SPI接口
    SPI接口是由Motorola公司推出的一種雙向、四線串行外圍設(shè)備接口,專門用來(lái)和可以提供四線串口的外部設(shè)備傳輸數(shù)據(jù)。四線串口信號(hào)包括時(shí)鐘信號(hào)、設(shè)備使能信號(hào)、數(shù)據(jù)輸入、數(shù)據(jù)輸出,傳輸串行數(shù)據(jù)時(shí)高位優(yōu)先。[!--empirenews.page--]
    SPI可以使用MCU_DSP協(xié)議或者DMA協(xié)議在主/從模式下運(yùn)行。在主模式下,它提供5個(gè)片選,支持多達(dá)5個(gè)串行設(shè)備,其中4個(gè)片選對(duì)外部設(shè)備,此模式下的最大數(shù)據(jù)傳輸速率是19.2 Mb/s或12 Mb/s;在從模式下,SPI有它自己的片選,數(shù)據(jù)輸出的時(shí)鐘由擁有較低速率的外部設(shè)備提供。SPI發(fā)送/接收基本時(shí)序圖如圖3所示。


    由于內(nèi)部移位寄存器是基于一個(gè)環(huán)形(FIFO規(guī)則),故讀、寫過(guò)程必須時(shí)刻同步;只要任一發(fā)送時(shí)鐘產(chǎn)生,數(shù)據(jù)發(fā)送就會(huì)啟動(dòng);在移位寄存器時(shí)鐘SRCLK的上升或下降沿,發(fā)送或接收的數(shù)據(jù)被移入或移出。
3.3 與MAX19700的接口
    根據(jù)Maxim公司的MAX19700芯片的數(shù)據(jù)手冊(cè),該芯片的工作時(shí)鐘為5.12 MHz,它提供了雙10 b,7.5 MSPS的Rx(ADC),Tx(DAC)通路。圖4描述了A/D轉(zhuǎn)換時(shí)的時(shí)序圖。


    MAX19700芯片的接收或發(fā)送開關(guān)是由專用引腳T/R來(lái)控制的;芯片的SPI接口用來(lái)接收配置數(shù)據(jù),不受專用引腳T/R的控制。
3.4 功能模塊設(shè)計(jì)
    Turbo編碼/譯碼、Viterbi譯碼、FIR濾波器以及快速傅里葉變換和反變換(FFT/IFFT)都可以利用Xilinx公司提供的ipcore來(lái)實(shí)現(xiàn)。因?yàn)檫@些模塊都非常成熟,其可編程性能好、算法先進(jìn)、延遲小、占用資源少,直接使用要節(jié)省很多時(shí)間,可以縮短產(chǎn)品的開發(fā)周期。當(dāng)然,Turbo編碼/譯碼器和Viterbi譯碼器要購(gòu)買才能商用,但在前期測(cè)試時(shí)可以申請(qǐng)?jiān)u估版本使用。
3.5 資源利用率
    以上接口程序和功能模塊是在Xilinx的集成開發(fā)環(huán)境ISE 9.1中,使用Verilog HDL硬件描述語(yǔ)言完成代碼編寫的zxz b,綜合結(jié)果如下:
   
    一般而言,Xilinx芯片的資源利用率看Slice和Slice Flip Flops兩項(xiàng)數(shù)據(jù)就可以,這兩項(xiàng)數(shù)據(jù)最好保持在50%~70%之間。這樣,既可以最大限度地發(fā)揮芯片的性能,也為以后的平臺(tái)拓展留下足夠的空間。從上面的數(shù)據(jù)可以看出,Xilinx芯片的資源利用率是非常理想的。

4 結(jié)語(yǔ)
    隨著FPGA各項(xiàng)性能的不斷提高,已經(jīng)越來(lái)越顯示出它在數(shù)字信號(hào)處理中的優(yōu)越性;本文在一種基于“軟件無(wú)線電”技術(shù)的TD-SCDMA通用開發(fā)平臺(tái)中,以FPGA作為DSP的協(xié)處理器,用來(lái)完成Turbo編碼/譯碼,Viterbi譯碼以及快速傅里葉變換和反變換(FFT/IFFT)等數(shù)據(jù)量大、重復(fù)性強(qiáng)、速度要求高的數(shù)字信號(hào)處理運(yùn)算,使平臺(tái)具有很好的硬件靈活性、軟件可編程能力和較低的系統(tǒng)成本。測(cè)試表明,平臺(tái)的各項(xiàng)性能均能夠達(dá)到3GPP的標(biāo)準(zhǔn),具有很好的市場(chǎng)前景。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

北京2025年9月2日 /美通社/ -- 近日,深圳云天暢想信息科技有限公司(下稱"云天暢想")與浪潮信息正式簽署元腦生態(tài)戰(zhàn)略合作協(xié)議。雙方將聚焦教育行業(yè)AIGC應(yīng)用落地,在AIGC實(shí)訓(xùn)平臺(tái)、智能體平...

關(guān)鍵字: AI 模型 開發(fā)平臺(tái) 智能體

深圳2025年8月28日 /美通社/ -- 8月27日,全球領(lǐng)先的無(wú)線通信與AI解決方案提供商廣和通發(fā)布新一代具身智能開發(fā)平臺(tái) Fibot。Fibot已成功應(yīng)用于Physic...

關(guān)鍵字: PHYSICAL 開發(fā)平臺(tái) 模型 INTELLIGENCE

隨著在線會(huì)議、直播和游戲語(yǔ)音交流的普及,高質(zhì)量的音頻輸入設(shè)備變得越來(lái)越重要。為此,邊緣AI和智能音頻專家XMOS攜手其全球首家增值分銷商飛騰云科技,利用其集邊緣AI、DSP、MCU和靈活I(lǐng)/O于一顆芯片的xcore處理器...

關(guān)鍵字: AI DSP MCU

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動(dòng)創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來(lái)一場(chǎng)聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會(huì)——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來(lái) 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場(chǎng)可編程門陣列(FPGA)憑借其開發(fā)時(shí)間短、成本效益高以及靈活的現(xiàn)場(chǎng)重配置與升級(jí)等諸多優(yōu)點(diǎn),被廣泛應(yīng)用于各種產(chǎn)品領(lǐng)域。從通信設(shè)備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無(wú)處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門陣列 FPGA 數(shù)字電源

2025年8月4日 – 提供超豐富半導(dǎo)體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關(guān)鍵字: FPGA 邊緣計(jì)算 嵌入式應(yīng)用

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進(jìn)入體內(nèi),并對(duì)體內(nèi)器官或結(jié)構(gòu)進(jìn)行直接觀察和對(duì)疾病進(jìn)行診斷的醫(yī)療設(shè)備,一般由光學(xué)鏡頭、冷光源、光導(dǎo)纖維、圖像傳感器以及機(jī)械裝置等構(gòu)成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關(guān)鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運(yùn)用單片機(jī)和FPGA芯片作為主控制器件 , 單片機(jī)接收從PC機(jī)上傳過(guò)來(lái)的顯示內(nèi)容和顯示控制命令 , 通過(guò)命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號(hào)和同步的控制信號(hào)— 數(shù)據(jù)、時(shí)鐘、行同步和面同步 。FPGA芯...

關(guān)鍵字: 單片機(jī) FPGA LED顯示屏

多DSP集群的實(shí)時(shí)信號(hào)處理系統(tǒng),通信拓?fù)涞膬?yōu)化直接決定任務(wù)調(diào)度效率與系統(tǒng)吞吐量。RapidIO與SRIO作為嵌入式領(lǐng)域的主流互連協(xié)議,其帶寬利用率差異與QoS配置策略對(duì)集群性能的影響尤為顯著。以無(wú)線基站、雷達(dá)陣列等典型應(yīng)...

關(guān)鍵字: DSP 通信拓?fù)鋬?yōu)化

隨著5G網(wǎng)絡(luò)普及與物聯(lián)網(wǎng)設(shè)備爆發(fā)式增長(zhǎng),邊緣計(jì)算正從概念驗(yàn)證走向規(guī)模化部署。據(jù)IDC預(yù)測(cè),2025年全球邊緣數(shù)據(jù)量將占總體數(shù)據(jù)量的50%,這對(duì)邊緣節(jié)點(diǎn)的實(shí)時(shí)處理能力提出嚴(yán)苛要求。在此背景下,AI加速器的DSP化趨勢(shì)與可重...

關(guān)鍵字: AI加速器 DSP
關(guān)閉