日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當前位置:首頁 > 消費電子 > 消費電子
[導讀]Tensilica公司日前宣布與Cadence設計系統(tǒng)公司合作,為雙方的客戶提供了一條從RTL 到首次流片可預測的設計途徑。Tensilica-Cadence Encounter® 從RTL到GDSII的設計方法學簡化了基于Tensilica最新鉆石系列標準

Tensilica公司日前宣布與Cadence設計系統(tǒng)公司合作,為雙方的客戶提供了一條從RTL 到首次流片可預測的設計途徑。Tensilica-Cadence Encounter® 從RTL到GDSII的設計方法學簡化了基于Tensilica最新鉆石系列標準處理器內核的SOC設計的開發(fā)。鉆石系列標準處理器內核包括了6款從最低32位控制器到業(yè)界最高性能的DSP的處理器內核。Tensilica公司還宣布了,它現在是Cadence公司OpenChoice IP計劃的會員。OpenChoice IP計劃提高了不同技術間的互操作性,促進了IP核之間的協(xié)同工作,使Cadence的客戶可以獲得領先IP核提供商的產品。   

Encounter數字IC設計平臺集成了全局RTL和物理綜合、高性能SI監(jiān)控(SI-aware)布線、以及復雜的納米分析和優(yōu)化,可理想的用于大規(guī)模、低功耗、高產能和其他要求嚴格的設計挑戰(zhàn),并且通過了65納米節(jié)點的量產驗證。   

Cadence公司產品市場副總裁Eric Filseth表示,“Encounter是流行的從RTL到GDSII用于設計低功耗和高性能SoC系統(tǒng)的設計平臺。在該方法學中,通過對基于Tensilica公司Xtensa架構的鉆石系列標準處理器內核的支持,我們?yōu)榭蛻籼峁┝藢⑦@些核嵌入到SoC中去的另一個有利方法。我們的客戶采用這種方法學可以減少幾個星期的設計周期?!?/p>

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯系該專欄作者,如若文章內容侵犯您的權益,請及時聯系本站刪除。
換一批
延伸閱讀

隨著全球半導體供應鏈復雜化,硬件木馬(Hardware Trojan)已成為威脅芯片安全的關鍵風險。本文提出一種基于形式化驗證的多層硬件木馬檢測框架,覆蓋寄存器傳輸級(RTL)、門級網表(Gate-Level Netli...

關鍵字: 形式化驗證 RTL

隨著汽車電子系統(tǒng)向域控制器架構演進,異構計算單元(如MCU、GPU、AI加速器)的功耗協(xié)同控制成為關鍵挑戰(zhàn)。本文提出一種基于RTL級建模的動態(tài)電壓頻率調節(jié)(DVFS)技術,通過建立多域功耗-時序聯合模型,實現汽車電子系統(tǒng)...

關鍵字: RTL DVFS 汽車電子

在數字集成電路設計中,時鐘門控技術是降低動態(tài)功耗的關鍵手段。隨著芯片規(guī)模和復雜度的不斷增加,對時鐘門控技術的優(yōu)化需求也日益迫切。ODCG(Optimized Dynamic Clock Gating)和SDCG(Smar...

關鍵字: RTL 時鐘門控 ODCG/SDCG

上海2025年4月21日 /美通社/ -- 當前汽車行業(yè)正經歷深刻變革:電動化進程持續(xù)加速,多種技術路線并行發(fā)展;智能化技術融合各類場景,加快落地應用;消費者個性化需求日益凸顯,舒適性配置成為汽車差異化競爭的關鍵要素;同...

關鍵字: 內核 汽車產業(yè) 可持續(xù)發(fā)展 智能化技術

隨著芯片設計復雜度的提升,時鐘網絡功耗已成為系統(tǒng)級功耗的重要組成部分。時鐘門控技術通過動態(tài)關閉空閑模塊的時鐘信號,可顯著降低動態(tài)功耗。然而,傳統(tǒng)時鐘門控優(yōu)化方法面臨兩大挑戰(zhàn):一是如何精準識別時鐘信號的可控性,二是如何在R...

關鍵字: 英諾達ERPE RTL

上海2025年2月18日 /美通社/ -- 新品亮點 A1軸相比上一代軸速度提升約30% 占地面積相比上一代節(jié)省28%,并支持全方位安裝 底座提供尾部和底部兩種出線方式 提供標準版型號,標準版滿足I...

關鍵字: 汽車電子 ESD RTL 電子零部件

在當今快速發(fā)展的硬件設計領域,現場可編程門陣列(FPGA)以其高度的靈活性和可定制性,成為了眾多應用領域的首選。然而,隨著設計復雜性的不斷增加,傳統(tǒng)的寄存器傳輸級(RTL)設計方法逐漸暴露出設計周期長、資源消耗大等問題。...

關鍵字: RTL HLS FPGA

上海2024年8月22日 /美通社/ -- 九曲銀河落碧川,蒼穹遼闊引浮翩。8月20-21日,佳通P10極致中國行活動來到天穹如蓋、遼闊無垠的錫林郭勒,開啟一場草原文化和自然風光的深度融合之旅。在佳通駕控P10輪胎提供的...

關鍵字: P10 輪胎 內核 可持續(xù)發(fā)展

麗水2024年8月9日 /美通社/ -- 7月27日,藍科中國應邀出席由浙江省總會計師協(xié)會、麗水市財政會計學會、麗水職業(yè)技術學院繼續(xù)教育學院、浙江省第四期高端會計人才班、聯合舉辦的"高端會計人才'浙麗說'暨會計...

關鍵字: 研討會 BSP 內核 電器

在FPGA設計中,Vivado作為Xilinx推出的集成開發(fā)環(huán)境,提供了強大的Block Design(BD)模式,使得設計者能夠以圖形化的方式構建復雜的系統(tǒng)。AXI(Advanced eXtensible Interf...

關鍵字: Vivado BD模式 RTL AXI接口
關閉