Tensilica-Cadence提供從RTL到GDSII的設計途徑 簡化內核SoC設計
Encounter數字IC設計平臺集成了全局RTL和物理綜合、高性能SI監(jiān)控(SI-aware)布線、以及復雜的納米分析和優(yōu)化,可理想的用于大規(guī)模、低功耗、高產能和其他要求嚴格的設計挑戰(zhàn),并且通過了65納米節(jié)點的量產驗證。
Cadence公司產品市場副總裁Eric Filseth表示,“Encounter是流行的從RTL到GDSII用于設計低功耗和高性能SoC系統(tǒng)的設計平臺。在該方法學中,通過對基于Tensilica公司Xtensa架構的鉆石系列標準處理器內核的支持,我們?yōu)榭蛻籼峁┝藢⑦@些核嵌入到SoC中去的另一個有利方法。我們的客戶采用這種方法學可以減少幾個星期的設計周期?!?/p>





