
引 言DSP 技術(shù)廣泛地應(yīng)用于數(shù)字信號(hào)處理領(lǐng)域, 它或者以獨(dú)立的器件形式在系統(tǒng)中出現(xiàn), 或者以IP 核的形式嵌入SoC系統(tǒng)中。而隨著集成電路技術(shù)的發(fā)展以及EDA 設(shè)計(jì)水平的迅速提高
傳統(tǒng)的光纖檢測(cè)系統(tǒng)大都是基于MCU架構(gòu)來(lái)實(shí)現(xiàn)的,雖然MCU系統(tǒng)或DSP處理器在數(shù)字信號(hào)處理方面功能強(qiáng)大,但難以完成大量實(shí)時(shí)數(shù)據(jù)的采集,因采樣點(diǎn)少帶來(lái)的測(cè)量誤差會(huì)累積到測(cè)試
All Programmable技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司與IBM公司今天聯(lián)合宣布將通過(guò)SuperVesselOpenPOWER開(kāi)發(fā)云平臺(tái)實(shí)現(xiàn) FPGA加速。內(nèi)置在 SuperVessel 中的賽靈思SDAccel&t
FPGA的基礎(chǔ)就是數(shù)字電路和HDL語(yǔ)言,想學(xué)好FPGA的人,建議床頭都有一本數(shù)字電路的書(shū),不管是哪個(gè)版本的,這個(gè)是基礎(chǔ),多了解也有助于形成硬件設(shè)計(jì)的思想。 在語(yǔ)言方面,建議初學(xué)者學(xué)習(xí)Verilog語(yǔ)言,VHDL語(yǔ)言語(yǔ)法規(guī)范嚴(yán)格,調(diào)試起來(lái)很慢,Verilog語(yǔ)言容易上手,而且,一般大型企業(yè)都是用Verilog語(yǔ)言。
我的許多朋友都是經(jīng)驗(yàn)豐富的嵌入式設(shè)計(jì)工程師,但他們都是微控制器(MCU)背景,因此對(duì)于FPGA是什么以及FPGA能做什么只有一個(gè)模糊的概念。如果問(wèn)急了,他們會(huì)說(shuō)“你可以
本系統(tǒng)是基于FPGA為核心的自動(dòng)溫度采集控制恒溫系統(tǒng),運(yùn)用了傳感器技術(shù),實(shí)時(shí)的對(duì)一定環(huán)境中的溫度進(jìn)行采集,并通過(guò)FPGA芯片進(jìn)行恒溫控制。系統(tǒng)運(yùn)行過(guò)程中,不需要人為進(jìn)行任何控制。系統(tǒng)通過(guò)固化在內(nèi)部的程序,自動(dòng)對(duì)外界溫度進(jìn)行采集,顯示,并控制。該系統(tǒng)既能滿足小范圍內(nèi)的恒溫控制,同時(shí)又具有造價(jià)低,維護(hù)簡(jiǎn)便,可操作性好的優(yōu)點(diǎn)。非常適用于小范圍內(nèi)的恒溫控制。
在雷達(dá)抗干擾處理以及空時(shí)二維處理過(guò)程中數(shù)據(jù)排序?qū)⒈夭豢擅猓趥鹘y(tǒng)的DSP、CPU等常規(guī)軟件排序已經(jīng)不能夠滿足雷達(dá)系統(tǒng)實(shí)時(shí)性要求,使用 FPGA排序的趨勢(shì)將勢(shì)不可當(dāng)。FPGA由于具有較高的并行處理能力,目前已成為雷達(dá)陣列信號(hào)處理中的主流處理器件。
隨著直流輸電技術(shù)的應(yīng)用發(fā)展,高壓電纜線路和補(bǔ)償電容的增多,電力系統(tǒng)中的諧波分量將大大增加,它給電力設(shè)備和弱電系統(tǒng)帶來(lái)了諧波污染,并且電力電子裝置的日益增多,使電網(wǎng)中的高次諧波愈來(lái)愈嚴(yán)重。因此,檢驗(yàn)諧波控制設(shè)備的性能,或者測(cè)試負(fù)載設(shè)備在收到擾動(dòng)時(shí)的工作情況等,需要一些專門的諧波發(fā)生器來(lái)產(chǎn)生所需的諧波。
基于實(shí)現(xiàn)簡(jiǎn)單高效地產(chǎn)生MSK調(diào)制信號(hào)的目的,文中系統(tǒng)性地闡述了AD9854的工作原理、機(jī)制,探討了采用AD9854產(chǎn)生MSK 調(diào)制信號(hào)相比傳統(tǒng)方法的優(yōu)越性。同時(shí)詳細(xì)介紹了通過(guò)FPGA配置AD9854的方法,描述了硬件平臺(tái)的搭建并且列出了所有需配置寄存器列表。
21ic訊 美高森美公司(Microsemi Corporation)宣布推出最新11.7版本Libero系統(tǒng)級(jí)芯片(SoC),這是用于美高森美現(xiàn)場(chǎng)可編程邏輯器件(FPGA)產(chǎn)品的全面FPGA設(shè)計(jì)工具套件。這款最新
對(duì)傳統(tǒng)電子系統(tǒng)設(shè)計(jì)方法與現(xiàn)代電子系統(tǒng)設(shè)計(jì)方法進(jìn)行了比較,引出了基于EDA技術(shù)的現(xiàn)場(chǎng)可編程門陣列(FPGA)電路,提出現(xiàn)場(chǎng)可編程門陣列(FPGA) 是近年來(lái)迅速發(fā)展的大規(guī)??删幊虒?/p>
最近幾年數(shù)據(jù)量和可訪問(wèn)性的迅速增長(zhǎng),使得人工智能的算法設(shè)計(jì)理念發(fā)生了轉(zhuǎn)變。人工建立算法的做法被計(jì)算機(jī)從大量數(shù)據(jù)中自動(dòng)習(xí)得可組合系統(tǒng)的能力所取代,使得計(jì)算機(jī)視覺(jué)、
信息化時(shí)代的到來(lái),使得信息和數(shù)據(jù)成為推動(dòng)社會(huì)發(fā)展的主要因素,對(duì)于數(shù)據(jù)的處理提出了更高的要求。為了適應(yīng)時(shí)代發(fā)展的需求,現(xiàn)代數(shù)據(jù)信息處理技術(shù)必須具備快速的數(shù)據(jù)采樣能
摘要:提出一種DSP 通過(guò)EMIF 接口控制復(fù)雜系統(tǒng)的方案。通過(guò)將DSP 芯片連接多片F(xiàn)PGA,并利用FPGA 與各種外部芯片連接,使得DSP 通過(guò)EMIF 接口就能控制各種芯片,實(shí)現(xiàn)復(fù)雜系
21ic訊 Altera現(xiàn)在是Intel公司旗下的可編程解決方案事業(yè)部(PSG),今天發(fā)布能夠讓Stratix® 10 FPGA和SoC支持高達(dá)56 Gbps數(shù)據(jù)速率的收發(fā)器技術(shù)。Altera今天演示了FPGA業(yè)界
最近幾年,深度學(xué)習(xí)成為計(jì)算機(jī)視覺(jué)、語(yǔ)音識(shí)別、自然語(yǔ)言處理等關(guān)鍵領(lǐng)域中所最常使用的技術(shù),被業(yè)界大為關(guān)注。然而,深度學(xué)習(xí)模型需要極為大量的數(shù)據(jù)和計(jì)算能力,只有更好的
本文是根據(jù)FPGA技術(shù)牛人歷年來(lái)的經(jīng)驗(yàn)所總結(jié)出來(lái)的關(guān)于FPGA開(kāi)發(fā)基本流程及注意事項(xiàng)基本介紹,希望給初學(xué)者丁點(diǎn)幫助。眾所周知,F(xiàn)PGA是可編程芯片,因此FPGA的設(shè)計(jì)方法包括硬
現(xiàn)今的信號(hào)處理設(shè)備越來(lái)越復(fù)雜,不僅要求高速的處理能力,而且要求功能多樣化,僅僅追求速度已經(jīng)不能滿足需求。尤其在復(fù)雜多變的環(huán)境中,要求信號(hào)處理機(jī)能夠完成多種處理功
目前可提供的 28nm 以下現(xiàn)場(chǎng)可編程門陣列 (FPGA) 采用了業(yè)界僅有速度高達(dá) 1,500Gbps 浮點(diǎn)運(yùn)算的硬浮點(diǎn)數(shù)字信號(hào)處理 (DSP) 模塊。這些 FPGA 采用 28nm 以下工藝技術(shù)制造,可提供高達(dá) 17.4Gbps 的運(yùn)算速度以支持長(zhǎng)距離背板,并具有高達(dá) 28.3Gbps 的數(shù)據(jù)速率以把高端帶寬性能引入中端設(shè)備。
摘要:針對(duì)航空測(cè)試中常用的同步器信號(hào),提出一種基于嵌入式系統(tǒng)的雙通道同步器信號(hào)采集系統(tǒng)。系統(tǒng)以同步器專用芯片對(duì)信號(hào)進(jìn)行預(yù)處理,解析出數(shù)字量的角度和角速率,以FPGA