
摘要:分析了FPGA器件發(fā)生單粒子效應(yīng)的空間分布特性,設(shè)計(jì)并實(shí)現(xiàn)了一種面向FPGA單粒子軟錯(cuò)誤的檢測(cè)電路。將該電路放置在FPCA待檢測(cè)電路的附近,利用單粒子效應(yīng)的空間特性,
摘要 在圖像采集過(guò)程中,難免會(huì)引入噪聲,這對(duì)視頻圖像的質(zhì)量產(chǎn)生了一定影響。為了避免噪聲圖像傳入編解碼系統(tǒng)中,對(duì)采集到的視頻圖像進(jìn)行預(yù)處理,以FPGA為核心處理器件,采
突破FPGA系統(tǒng)功耗瓶頸FPGA作為越來(lái)越多應(yīng)用的“核心”,其功耗表現(xiàn)也“牽一發(fā)而動(dòng)全身”。隨著工藝技術(shù)的越來(lái)越前沿化,F(xiàn)PGA器件擁有更多的邏輯、存儲(chǔ)
引言Intel公司推出的XScale采用ARM V5TE結(jié)構(gòu),是Strong ARM的升級(jí)換代產(chǎn)品。XScale PXA270處理器最高主頻可達(dá)624 MHz,加入了Wireless MMX、Intel SpeedStep等新技術(shù),以
傳統(tǒng)的加密工作是通過(guò)在主機(jī)上運(yùn)行加密軟件實(shí)現(xiàn)的。這種方法除占用主機(jī)資源外,運(yùn)算速度較慢,安全性也較差。而硬件加密是通過(guò)專(zhuān)用加密芯片、FPGA芯片或獨(dú)立的處理芯片等實(shí)
摘 要: 在傳統(tǒng)的DES加密算法的基礎(chǔ)上,提出一種對(duì)密鑰實(shí)行動(dòng)態(tài)管理的硬件設(shè)計(jì)方案,給出了其FPGA實(shí)現(xiàn)方法。通過(guò)對(duì)DES加密原理的分析,利用其子密鑰的生成與核心算法相關(guān)性
FPGA已經(jīng)變得如此成本效益的,它們?cè)絹?lái)越多地與微控制器配合使用,以提高整個(gè)系統(tǒng)的效率。使用包括添加額外的功能在電路板空間最小,增加功率高效處理的復(fù)雜算法的前端,聚
萊迪思半導(dǎo)體公司(NASDAQ: LSCC),客制化智能互連解決方案市場(chǎng)的領(lǐng)先供應(yīng)商,今日宣布電信網(wǎng)絡(luò)解決方案的全球領(lǐng)導(dǎo)者華為技術(shù)有限公司(Huawei Technology Co., Ltd.)授予萊迪思 “2015年核心合作伙伴(2015 Cor
對(duì)于工程師而言,設(shè)計(jì)、評(píng)估和調(diào)試帶有模擬輸入/輸出(I/O)接口的混合信號(hào)電路始終面臨巨大挑戰(zhàn)。真實(shí)世界與模擬信號(hào)鏈路的微妙之處以及惡劣的工作環(huán)境,往往使得看起來(lái)簡(jiǎn)單
arm是一種嵌入式芯片,比單片機(jī)功能強(qiáng),可以針對(duì)需要增加外設(shè)。類(lèi)似于通用cpu,但是不包括桌面計(jì)算機(jī)。DSP主要用來(lái)計(jì)算,計(jì)算功能很強(qiáng)悍,一般嵌入式芯片用來(lái)控制,而DSP用來(lái)計(jì)算,譬如一般手機(jī)有一個(gè)arm芯片,主要用來(lái)跑界面,應(yīng)用程序,DSP可能有兩個(gè),adsp,mdsp,或一個(gè),主要是加密解密,調(diào)制解調(diào)等。
本白皮書(shū)介紹為什么電信帶寬和基礎(chǔ)設(shè)施促進(jìn)了FPGA功能的增強(qiáng),以及ASIC和ASSP面臨的商業(yè)挑戰(zhàn),可編程邏輯器件(PLD)定制方法是怎樣支持FPGA功能的跨越式發(fā)展。本文還簡(jiǎn)要介紹
由于結(jié)構(gòu)化ASIC具有單位成本低、功耗低、性能高和轉(zhuǎn)換快(fast turnaound)等特點(diǎn),越來(lái)越多的先進(jìn)系統(tǒng)設(shè)計(jì)工程師正在考慮予以采用。在結(jié)構(gòu)化ASIC中,像通用邏輯門(mén)、存儲(chǔ)器、
21ic訊 美高森美公司(Microsemi Corporation)和業(yè)界領(lǐng)先的安全、加密、防篡改和信號(hào)處理知識(shí)產(chǎn)權(quán)(IP)內(nèi)核供應(yīng)商The Athena Group, Inc. (Athena)發(fā)布具有先進(jìn)側(cè)通道分析
三柵極技術(shù)對(duì)高性能FPGA性能的影響,以及其在數(shù)字電路速度、功率以及生產(chǎn)方面有何種程度的優(yōu)勢(shì)。
近年來(lái),隨著信息化技術(shù)以及物聯(lián)網(wǎng)的發(fā)展,對(duì)于視頻監(jiān)控設(shè)備的要求不斷的在提高,將高動(dòng)態(tài)范圍(High Dynamic Range,HDR)攝像機(jī)代替?zhèn)鹘y(tǒng)攝像機(jī)以提高監(jiān)控質(zhì)量成為了監(jiān)控設(shè)備的發(fā)展趨勢(shì)。TI公司達(dá)芬奇視頻處理技術(shù)在
FPGA在高度并行、大吞吐量數(shù)字信號(hào)處理(DSP)應(yīng)用方面享有很好的聲譽(yù)。過(guò)去幾代FPGA器件一直穩(wěn)定的增強(qiáng)這方面的特性。但是,很少有一種革命性的而不是漸進(jìn)式的新產(chǎn)品出現(xiàn)。A
自動(dòng)翻譯,供參考電源要求和電源解決方案的FPGA現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)被發(fā)現(xiàn)在眾多的原型和低到中等批量產(chǎn)品的心臟。 FPGA的主要優(yōu)點(diǎn)是在開(kāi)發(fā)過(guò)程中的靈活性,簡(jiǎn)單的升級(jí)路
摘要:以FPGA為控制器,使用霍爾傳感器進(jìn)行電機(jī)電流及位置的檢測(cè),用MOSFET搭接成的驅(qū)動(dòng)電路進(jìn)行控制電機(jī)的轉(zhuǎn)速和轉(zhuǎn)向,用VHDL語(yǔ)言設(shè)計(jì)了一種PWM調(diào)節(jié)電機(jī)速度的方法。通過(guò)對(duì)
摘要:針對(duì)脈沖耦合神經(jīng)網(wǎng)絡(luò)(PCNN)具有神經(jīng)元脈沖同步激發(fā)、適合硬件實(shí)現(xiàn)的特點(diǎn),提出了一種基于FPGA的PCNN實(shí)時(shí)處理系統(tǒng)。系統(tǒng)設(shè)計(jì)了時(shí)鐘分頻、串口通信、串并轉(zhuǎn)換、PCNN結(jié)
摘要 針對(duì)基于單片機(jī)的IRIG—B碼解碼器解碼精度低、工作穩(wěn)定性差等問(wèn)題,提出了一種基于FPGA的IRIG—B碼解碼器設(shè)計(jì)。在實(shí)現(xiàn)過(guò)程中著重分析了輸入 IRIG—B碼