
低密度奇偶校驗(yàn)(Low Density Parity—Check,LDPC)碼最早于1962年由R.Gallager提出,其實(shí)質(zhì)是一類具有稀疏校檢矩陣的線性分組碼。1996年,Mackay、Neal等人證明了LDPC碼是一種具有逼近Shannon極限性能的好碼,
隨著我國空間技術(shù)的發(fā)展,越來越多的空間科學(xué)實(shí)驗(yàn)得以進(jìn)行。太空中的超真空、微重力、強(qiáng)輻射等條件為科學(xué)實(shí)驗(yàn)提供了在地面難以實(shí)現(xiàn)的環(huán)境。空間材料科學(xué)實(shí)驗(yàn)是一種重要的空間科學(xué)實(shí)驗(yàn)。不論是國際上還是國內(nèi),都投入
仿人假手作為肢殘患者重獲人手功能的主要對(duì)象,具有重大的社會(huì)需求。理想的假手應(yīng)具有人手的仿生特征,主要體現(xiàn)在假手構(gòu)造、控制方式與環(huán)境感知3 個(gè)方面,但由于其有限的體積和復(fù)雜的傳感器系統(tǒng),對(duì)控制系統(tǒng)提出了
電子設(shè)計(jì)自動(dòng)化(Electronic Design Automation,EDA)是以計(jì)算機(jī)為載體,在EDA軟件平臺(tái)上,用硬件描述語言VHDL完成設(shè)計(jì)文件,然后由計(jì)算機(jī)自動(dòng)地完成邏輯編譯、化簡、分割、綜合、優(yōu)化、布局、布線和仿真,直至對(duì)于
隨著軍事技術(shù)的高速發(fā)展,現(xiàn)代雷達(dá)系統(tǒng)面臨著嚴(yán)峻的挑戰(zhàn)。為適應(yīng)新形勢,在現(xiàn)代數(shù)字信號(hào)處理技術(shù)和數(shù)字計(jì)算機(jī)高速發(fā)展的基礎(chǔ)上,計(jì)算機(jī)仿真技術(shù)得到廣泛應(yīng)用,這也促使雷達(dá)信號(hào)模擬技術(shù)快速發(fā)展。雷達(dá)信號(hào)模擬器是現(xiàn)
頻率特性分析儀可以對(duì)被測網(wǎng)絡(luò)的頻率特性進(jìn)行快速的動(dòng)態(tài)測量,得出被測網(wǎng)絡(luò)傳輸特性,并將測量結(jié)果以數(shù)據(jù)或圖形的形式實(shí)時(shí)顯示。傳統(tǒng)的掃頻儀大多結(jié)構(gòu)復(fù)雜、體積龐大、價(jià)格昂貴且操作復(fù)雜。因此,具有低成本、數(shù)字化
目前,隨著電力電子技術(shù)的發(fā)展,高壓大容量電力電子變換技術(shù)應(yīng)用越來越廣泛,有進(jìn)一步延伸為我國新的生產(chǎn)力和經(jīng)濟(jì)增長點(diǎn)的趨勢,其發(fā)展前景與計(jì)算機(jī)信息產(chǎn)業(yè)等行業(yè)并駕齊驅(qū)
曾幾何時(shí),原理圖就是工程師們的一切,一張羊皮圖紙,一支自動(dòng)鉛筆,一把直尺,一個(gè)綠色邏輯模版,一塊橡皮擦,一塊金屬擦除模板,直到上世紀(jì)80年代,計(jì)算機(jī)的出現(xiàn),使原理圖的制作技術(shù)得到了一個(gè)大的飛躍。到上世紀(jì)
作為一個(gè)系統(tǒng)設(shè)計(jì)工程師,經(jīng)常會(huì)遇到這個(gè)問題:是選用ASIC還是FPGA?讓我們來看一看這兩者有什么不同。所謂ASIC,是專用集成電路(Application Specific Integrated Circuit)的簡稱,電子產(chǎn)品中,應(yīng)用非常廣泛。ASIC的
引言本文以Xilinx公司的Kintex-7系列XC7K410T FPGA芯片和兩片Micron公司的MT41J128M16 DDR3 SDRAM芯片為硬件平臺(tái),設(shè)計(jì)并實(shí)現(xiàn)了基于FPGA的視頻圖形顯示系統(tǒng)的DDR3多端口存儲(chǔ)管理。1 總體架構(gòu)設(shè)計(jì)機(jī)載視頻圖形顯示系
在現(xiàn)代電子測量、通訊系統(tǒng)以及生物醫(yī)學(xué)等領(lǐng)域,經(jīng)常涉及對(duì)寬帶模擬信號(hào)進(jìn)行數(shù)據(jù)采集和存儲(chǔ),以便計(jì)算機(jī)進(jìn)一步進(jìn)行數(shù)據(jù)處理。為了對(duì)高速模擬信號(hào)進(jìn)行不失真采集,根據(jù)奈奎斯
FPGA近幾年發(fā)展速度可以用突飛猛進(jìn)來形容,邏輯單元增長速度是超摩爾定律的?,F(xiàn)在具備數(shù)百萬個(gè)邏輯單元的FPGA已經(jīng)被廣泛應(yīng)用于通信、測試、航天等多個(gè)領(lǐng)域,強(qiáng)大的性能也帶來了新的問題,那就是開發(fā)設(shè)計(jì)難度急劇增加
現(xiàn)在FPGA的內(nèi)核和I/O的電源需要雙電源供電。通常來說,I/O部分的供電電壓是由設(shè)備中其它元器件所決定的,而FPGA的內(nèi)核則依賴于產(chǎn)品本身的設(shè)計(jì),其內(nèi)核的供電電源分別為2.5V,1.
在現(xiàn)代電子測量、通訊系統(tǒng)以及生物醫(yī)學(xué)等領(lǐng)域,經(jīng)常涉及對(duì)寬帶模擬信號(hào)進(jìn)行數(shù)據(jù)采集和存儲(chǔ),以便計(jì)算機(jī)進(jìn)一步進(jìn)行數(shù)據(jù)處理。為了對(duì)高速模擬信號(hào)進(jìn)行不失真采集,根據(jù)奈奎斯特定理,采樣頻率必須為信號(hào)頻率的2倍以上,
Altera公司宣布,為使用Altera現(xiàn)場可編程門陣列(FPGA)的系統(tǒng)設(shè)計(jì)人員提供最新版本的工業(yè)功能安全數(shù)據(jù)套裝(第3版)。安全套裝提供TüV Rheinland認(rèn)證的工具流、IP和包括Cyclone V FPGA在內(nèi)的器件,使得支持IEC 61508的安全完整性等級(jí)3 (SIL3)的工業(yè)安全解決方案產(chǎn)品能夠更迅速面市。
21ic訊 Altera公司今天宣佈,為使用Altera現(xiàn)場可程式化閘陣列(FPGA)的系統(tǒng)設(shè)計(jì)人員,提供最新版本的工業(yè)功能安全資料套裝(第3版)。安全套裝提供TÜV Rheinland認(rèn)證的工
引言超聲成像是當(dāng)今醫(yī)學(xué)影像診斷的主要成像方法之一,它以超聲波與生物之間的相互作用作為成像基礎(chǔ),具有對(duì)人體無傷害、無電離輻射、使用方便、適用范圍廣、設(shè)備價(jià)格低等優(yōu)點(diǎn)。為了讓超聲圖像能夠更加清晰,現(xiàn)代超聲
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電
針對(duì)智能家居的應(yīng)用需要和智能手機(jī)的日益普及,設(shè)計(jì)并實(shí)現(xiàn)了一個(gè)以Android手機(jī)作為遙控終端及FPGA為主控中心的智能家居系統(tǒng),該系統(tǒng)利用藍(lán)牙進(jìn)行通信,應(yīng)用多種傳感器,實(shí)現(xiàn)視頻監(jiān)控、學(xué)習(xí)型紅外遙控、溫濕度采集、
基于FPGA 設(shè)計(jì)數(shù)字日歷可以實(shí)現(xiàn)以軟件方式設(shè)計(jì)硬件的目的,無需購買專用數(shù)字芯片,從而克服了傳統(tǒng)利用多片數(shù)字集成電路設(shè)計(jì)數(shù)字日歷存在焊接麻煩、調(diào)試繁瑣、成本較高等問題。而且,基于FPGA 的數(shù)字日歷與傳統(tǒng)系統(tǒng)