
近日,Altera公司在業(yè)界首次展示Intel QuickPath互聯(lián)(QPI)協(xié)議1.1支持的FPGA本地代理(Home Agent)。與Intel的Sandy Bridge XEON處理器相連接,這一演示在Pactron Vigor開發(fā)平臺(tái)上采用了Altera Stratix V FPGA,它被配
從Xilinx公司推出FPGA二十多年來(lái),研發(fā)工作大大提高了FPGA的速度和面積效率,縮小了FPGA與ASIC之間的差距,使FPGA成為實(shí)現(xiàn)數(shù)字電路的優(yōu)選平臺(tái)。今天,功耗日益成為FPGA供應(yīng)商及其客戶關(guān)注的問題。降低FPGA功耗是降低
隨著信息技術(shù)的發(fā)展以及數(shù)字集成電路速度的提高,實(shí)時(shí)處理大量數(shù)據(jù)已經(jīng)成為現(xiàn)實(shí),但在一些特殊條件下,無(wú)法實(shí)時(shí)傳輸數(shù)據(jù),必須使用存儲(chǔ)測(cè)試方法。該方法是在不影響被測(cè)對(duì)象或在允許的范圍下,將微型存儲(chǔ)測(cè)試系統(tǒng)置入
21ic訊 Altera公司日期宣布,在業(yè)界首次展示Intel QuickPath互聯(lián)(QPI)協(xié)議1.1支持的FPGA本地代理(Home Agent)。與Intel的Sandy Bridge XEON處理器相連接,這一演示在Pactron Vigor開發(fā)平臺(tái)上采用了Altera® Str
近日,Altera公司公司展出了業(yè)界首款具有32-Gbps收發(fā)器功能的可編程器件,在收發(fā)器技術(shù)上樹立了另一關(guān)鍵里程碑,表明Altera 20 nm FPGA早期使用計(jì)劃最近又獲得成功。此次展示使用了基于TSMC 20SoC工藝技術(shù)的20 nm器
Cadence設(shè)計(jì)系統(tǒng)公司4月9日宣布與TSMC簽訂了一項(xiàng)長(zhǎng)期合作協(xié)議,共同開發(fā)16納米FinFET技術(shù),以其適用于移動(dòng)、網(wǎng)絡(luò)、服務(wù)器和FPGA等諸多應(yīng)用領(lǐng)域。此次合作非常深入,開始于工藝制造的早期階段,貫穿于設(shè)計(jì)分析至設(shè)計(jì)簽
盡管FPGA和CPLD都是可編程ASIC器件,有很多共同特點(diǎn),但由于CPLD和FPGA結(jié)構(gòu)上的差異,具有各自的特點(diǎn):①CPLD更適合完成各種算法和組合邏輯,FPGA更適合于完成時(shí)序邏輯。換句話說(shuō),FPGA更適合于觸發(fā)器豐富的結(jié)構(gòu),而CPLD更適
隨著復(fù)雜可編程邏輯器件(CPLD)密度的提高,數(shù)字器件設(shè)計(jì)人員在進(jìn)行大型設(shè)計(jì)時(shí),既靈活又容易,而且產(chǎn)品可以很快進(jìn)入市場(chǎng)。許多設(shè)計(jì)人員已經(jīng)感受到CPLD容易使用、時(shí)序可預(yù)測(cè)和速度高等優(yōu)點(diǎn),然而,在過去由于受到CPLD密度
arm是一種嵌入式芯片,比單片機(jī)功能強(qiáng),可以針對(duì)需要增加外設(shè)。類似于通用cpu,但是不包括桌面計(jì)算機(jī)。DSP主要用來(lái)計(jì)算,計(jì)算功能很強(qiáng)悍,一般嵌入式芯片用來(lái)控制,而DSP用來(lái)計(jì)算,譬如一般手機(jī)有一個(gè)arm芯片,主要用
數(shù)字系統(tǒng)的設(shè)計(jì)人員擅長(zhǎng)在其印制電路板上用FPGA和CPLD將各種處理器、存儲(chǔ)器和標(biāo)準(zhǔn)的功能元件粘合在一起來(lái)實(shí)現(xiàn)數(shù)字設(shè)計(jì)。除了這些數(shù)字功能之外,F(xiàn)PGA和CPLD還可以使用LVDS輸入、簡(jiǎn)單的電阻電容(RC)電路和一些FPGA或CP
名詞解釋:ARM,DSP,FPGA,CPLD,SOPC,SOC區(qū)別與聯(lián)系
上周,京微雅格(北京)科技有限公司參加了在上海舉辦的慕尼黑電子展 (electronica Shanghai) 展會(huì),現(xiàn)場(chǎng)展示了基于M1(衡山)和M5(金山)芯片的眾多系統(tǒng)應(yīng)用解決方案,包括多媒體人機(jī)交互界面、面向工業(yè)電子的控制應(yīng)用,
電信業(yè)者及監(jiān)控系統(tǒng)開發(fā)商分別為擴(kuò)大長(zhǎng)程演進(jìn)計(jì)劃(LTE)網(wǎng)路覆蓋率與減輕監(jiān)控中心伺服器的工作負(fù)擔(dān),紛紛展開遠(yuǎn)端無(wú)線頭端設(shè)備(RRH)和智能攝影鏡頭等分散式運(yùn)算系統(tǒng)布建,因而帶動(dòng)低功耗FPGA的需求, 低功耗現(xiàn)場(chǎng)可編程
上周,京微雅格(北京)科技有限公司參加了在上海舉辦的慕尼黑電子展 (electronica Shanghai) 展會(huì),現(xiàn)場(chǎng)展示了基于M1(衡山)和M5(金山)芯片的眾多系統(tǒng)應(yīng)用解決方案,包括多媒體人機(jī)交互界面、面向工業(yè)電子的控制應(yīng)用,
微機(jī)電系統(tǒng)(MEMS)時(shí)脈元件正大規(guī)模取代石英產(chǎn)品。MEMS時(shí)脈元件商近期攻勢(shì)再起,透過與應(yīng)用處理器和現(xiàn)場(chǎng)可編程閘陣列(FPGA)業(yè)者合力開發(fā)參考設(shè)計(jì),以及內(nèi)建MEMS諧振器矽智財(cái)(IP)的系統(tǒng)單晶片(SoC),加速在時(shí)脈應(yīng)用市場(chǎng)
FPGA業(yè)攤上大事了就在不久前Xilinx和Altera兩大戰(zhàn)車競(jìng)相宣布要推出20nm FPGA時(shí),2月底,已聲稱要做22nmFPGA兩年的Achronix公司,正式宣布推出22納米3D Tri-Gate晶體管的FPGA樣片,其Speedster 22i系列HD1000型號(hào)的
“未來(lái)賽靈思將不僅僅是一家FPGA的芯片廠商,而是向成為Smarter System All Programmable方案提供商轉(zhuǎn)型,我們將為客戶提供交鑰匙的解決方案。”提到賽靈思的未來(lái),其亞太區(qū)銷售與市場(chǎng)副總裁楊飛如是說(shuō)。
引言中國(guó)散裂中子源實(shí)驗(yàn)的簡(jiǎn)圖如圖1所示,其原理是把中子束打在被測(cè)樣品(例如新藥品或機(jī)翼材料)上,探測(cè)被反射的中子位置就能計(jì)算出樣品的內(nèi)部結(jié)構(gòu)圖像,其特點(diǎn)如下: A/D采集通道多,每個(gè)通道的數(shù)據(jù)帶寬高,且需要把
FPGA業(yè)攤上大事了 就在不久前Xilinx和Altera兩大戰(zhàn)車競(jìng)相宣布要推出20nm FPGA時(shí),2月底,已聲稱要做22nm FPGA兩年的Achronix公司,正式宣布推出22納米3D Tri-Gate晶體管的FPGA樣片,其Speedster 22i系列HD1000型
基于嵌入式Linux和FPGA的千兆網(wǎng)數(shù)據(jù)傳輸?shù)膶?shí)現(xiàn)