
引言信息處理機(jī)(圖1)用于完成導(dǎo)彈上多路遙測(cè)信息的采集、處理、組包發(fā)送。主要功能包括高速1553B總線的數(shù)據(jù)收發(fā) 、422接口設(shè)備的數(shù)據(jù)加載與檢測(cè)、多路數(shù)據(jù)融合和數(shù)據(jù)接收、處理、組包發(fā)送的功能。其中,總線數(shù)據(jù)和其
引言視頻采集的主流實(shí)現(xiàn)方案有兩種:一是基于ASIC,該方案一般采用意法、AMD等公司的專用視頻處理芯片;二是基于DSP,主要采用TI、ADI等公司的DSP信號(hào)處理器。它們作為輔處理器,可在主CPU控制下進(jìn)行視頻信號(hào)的采集壓
Altera公司今天發(fā)布其面向FPGA的OpenCL (開放計(jì)算語(yǔ)言)早期使用計(jì)劃(EAP),支持客戶提前了解Altera面向FPGA的OpenCL解決方案。采用這一開放標(biāo)準(zhǔn),設(shè)計(jì)團(tuán)隊(duì)可以在高級(jí)C語(yǔ)言框架中面向FPGA設(shè)計(jì)他們自己的系統(tǒng)和算法,大
FPGA在廣播視頻中的應(yīng)用
作為國(guó)產(chǎn)的FPGA廠商,我們一直在思考國(guó)內(nèi)外FPGA市場(chǎng)的競(jìng)爭(zhēng)。去年我們找到了一個(gè)突破點(diǎn),結(jié)合最新的產(chǎn)品和新技術(shù),現(xiàn)在談一下如何開創(chuàng)FPGA高可靠系統(tǒng)解決方案的新時(shí)代。首先,要能夠聚焦FPGA的發(fā)展,從1984年第一個(gè)FP
曾有句話這樣說(shuō)到:“當(dāng)你認(rèn)為設(shè)計(jì)完美的時(shí)候,不是因?yàn)闆](méi)有什么可以加,而是你不能再去除什么。”這話用在FPGA上是再合適不過(guò)了。從簡(jiǎn)單的邏輯集成到現(xiàn)在集成ARM核、DSP、模擬電路、存儲(chǔ)器等無(wú)所不包的系
基于FPGA 的UART 擴(kuò)展總線設(shè)計(jì)和應(yīng)用
基于FPGA的水聲信號(hào)采樣存儲(chǔ)系統(tǒng)設(shè)計(jì)
Xilinx收購(gòu)PetaLogix意在FPGA和SoC?
我國(guó)靶場(chǎng)測(cè)量、工業(yè)控制、電力系統(tǒng)測(cè)量與保護(hù)、計(jì)算、通信、氣象等測(cè)試設(shè)備均采用國(guó)際標(biāo)準(zhǔn)IRIG-B格式的時(shí)間碼(簡(jiǎn)稱B碼)作為時(shí)間同步標(biāo)準(zhǔn)。B碼是一種串行的時(shí)間格式,分為直流碼(DC碼)和交流碼(AC碼)兩種,其格式和碼
摘要:介紹了一種通用的電路板自動(dòng)測(cè)試系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)。系統(tǒng)從針床到測(cè)試軟件的各個(gè)環(huán)節(jié)都采用了開放型的設(shè)計(jì),通用性很強(qiáng),可以用于多種電路板的自動(dòng)測(cè)試;具有高達(dá)2 Gs/s 的信號(hào)采樣率,可以比較準(zhǔn)確地采集頻率
摘要:集成電路設(shè)計(jì)越來(lái)越向系統(tǒng)級(jí)的方向發(fā)展,解決模塊間的接口問(wèn)題顯得尤為重要。 SPI 串行總線是一種常用的標(biāo)準(zhǔn)接口,其使用簡(jiǎn)單方便而且占用系統(tǒng)資源少,應(yīng)用相當(dāng)廣泛。 本文將介紹一種新的通用的SPI 總線的FPGA
摘要 介紹一種數(shù)字中頻恢復(fù)系統(tǒng),該系統(tǒng)分為光纖接收單元、FPGA核心單元和QDUC單元。光纖接收單元采用高速串行器/解串器TLK1501,完成高速串行數(shù)據(jù)的串行轉(zhuǎn)換。FPGA核心單元對(duì)數(shù)據(jù)進(jìn)行解碼、檢驗(yàn)、配置TLK1501和AD9
摘要 IBERT即集成式比特誤碼率測(cè)試儀,是Xilinx專門用于具有高速串行接口的FPGA芯片的調(diào)試和交互式配置工具。文中介紹了IBTERT基本功能、實(shí)現(xiàn)原理,并結(jié)合實(shí)例闡述用IBTERT調(diào)試FPGA時(shí)的具體方法和調(diào)試步驟。 關(guān)鍵詞
摘要 針對(duì)前端射頻及信號(hào)處理部分與中心機(jī)需要進(jìn)行遠(yuǎn)程通信的需要,設(shè)計(jì)了一款由FPGA實(shí)現(xiàn)的通信接口模塊。該模塊實(shí)現(xiàn)了射頻及信號(hào)處理部分與中心機(jī)的通信,包括中心機(jī)發(fā)給前端受控模塊的控制命令;前端受控模塊發(fā)送給
目前可編程邏輯器件(PLD/FPGA)市場(chǎng)里僅存的全球性公司全部來(lái)自美國(guó)。然而就是在這樣高度壟斷的環(huán)境中,一家來(lái)自中國(guó)的FPGA廠商,用了10年左右的時(shí)間,終于首次邁進(jìn)了“FPGA俱樂(lè)部”。今后,它能走多遠(yuǎn)?能走多穩(wěn)?如
目前可編程邏輯器件(PLD/FPGA)市場(chǎng)里僅存的全球性公司全部來(lái)自美國(guó)。然而就是在這樣高度壟斷的環(huán)境中,一家來(lái)自中國(guó)的FPGA廠商,用了10年左右的時(shí)間,終于首次邁進(jìn)了“FPGA俱樂(lè)部”。今后,它能走多遠(yuǎn)?能走多穩(wěn)?如
摘要 介紹了以FPGA為核心的邏輯控制模塊的數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)可以滿足實(shí)時(shí)性要求,設(shè)計(jì)中采用自頂向下的設(shè)計(jì)方法,根據(jù)不同的功能將整個(gè)系統(tǒng)劃分為若干模塊進(jìn)行設(shè)計(jì),并介紹了每個(gè)模塊的功能和實(shí)現(xiàn)方法。在設(shè)計(jì)中采用
在FPGA內(nèi)嵌的CPU中,不管是以前的軟核、還是硬核都是FPGA必然的發(fā)展趨勢(shì)。不過(guò),有好的硬件平臺(tái)并不表示產(chǎn)品就是好產(chǎn)品,硬件平臺(tái)必須要有軟件的支持,比如軟件開發(fā)環(huán)境,這樣才能使設(shè)計(jì)工程師在最短時(shí)間內(nèi)設(shè)計(jì)出成功
應(yīng)借助國(guó)家重大科技專項(xiàng)推動(dòng)國(guó)產(chǎn)FPGA產(chǎn)業(yè)發(fā)展,以產(chǎn)業(yè)聯(lián)盟的方式構(gòu)建完善的國(guó)內(nèi)FPGA產(chǎn)業(yè)生態(tài)環(huán)境。航天772所是全球領(lǐng)先的宇航微電子整體解決方案的供應(yīng)商,同時(shí)也是專業(yè)的電子系統(tǒng)小型化解決方案的供應(yīng)商。航天772所