
摘要:本文介紹了一種基于FPGA的光纖陀螺慣導系統(tǒng)溫控電路接口設計。主要說明了溫控電路整體結(jié)構,溫控電路工作流程,FPGA與外圍電路的通信接口和FPGA的邏輯設計等幾個方面。1 引言采用光纖陀螺的捷聯(lián)慣性導航系統(tǒng)是一
摘要:本文以星載測控系統(tǒng)為背景,提出了一種基于 Actel Flash FPGA的高可靠設計方案。采用不易發(fā)生單粒子翻轉(zhuǎn)的 flash FPGA芯片,結(jié)合 FPGA內(nèi)部的改進型三模冗余、分區(qū)設計和降級重構,實現(xiàn)了高實時、高可靠的系統(tǒng)。
摘要:一種基于 FPGA的洗片機控制系統(tǒng)的設計,給出了系統(tǒng)的工作原理與設計方案,重點論述了FPGA在系統(tǒng)中應用與具體實現(xiàn)。該系統(tǒng)實現(xiàn)了在0℃~50℃范圍內(nèi)精度0.1℃的測量與控制。相對于傳統(tǒng)的單片機系統(tǒng),本系統(tǒng)具有結(jié)
摘要:本文用FPGA 設計 LED顯示屏接收控制系統(tǒng),著重研究系統(tǒng)硬件設計方案,進一步解決了 LED大屏幕數(shù)據(jù)的灰度控制、外擴存儲器的性能要求及實現(xiàn)方式。用 QuartusII 軟件開發(fā)各個模塊, QuartusII 軟件提供的人性化的
摘要:利用現(xiàn)場可編程門陣列 FPGA實現(xiàn)單片機的外設接口電路可以簡化單片機系統(tǒng)的硬件電路,提高系統(tǒng)的集成度、可靠性和系統(tǒng)設計的靈活性。本文介紹了基于 FPGA的單片機外設接口電路的基本設計方法,分別給出了各個功
采用FPGA的嵌入式系統(tǒng)XBD文件設計
基于FMC標準的FPGA夾層卡I/O設計與分析
基于FPGA的音樂播放控制電路分析
基于FPGA的雙模前置小數(shù)分頻器的設計簡介
對于商業(yè)應用FPGA還遠沒有達到取代單片機,甚至完全取代DSP的程度。隨著FPGA的普及,學DSP的人越來越少,MCU又五花八門,ARM/CorteX有計算機的搶飯碗,學電子的大多都會選擇FPGA。真正能接觸到科技前沿的毫無例外全是
21ic訊 MathWorks 于日前宣布,F(xiàn)LIR Systems 通過使用 MATLAB 和 HDL Coder,將熱成像 FPGA 開發(fā)過程中從概念的形成到構建可在現(xiàn)場測試的原型的時間縮短了 60%。通過使用 MATLAB 來設計、仿真和評估算法,并使用 H
21ic訊 Altera公司今天公開了在其下一代20-nm產(chǎn)品中規(guī)劃的幾項關鍵創(chuàng)新技術。延續(xù)在硅片融合上的承諾,Altera向客戶提供終極系統(tǒng)集成平臺,以結(jié)合FPGA的硬件可編程功能、數(shù)字信號處理器和微處理器的軟件靈活性,以及
21ic訊 Altera公司今天宣布,開始成品發(fā)售28-nm FPGA系列所有三種產(chǎn)品,包括,Stratix® V、Arria® V和Cyclone® V 器件。Altera 最新發(fā)售低成本、低功耗產(chǎn)品系列中容量最大的Cyclone V F
摘要:利用國際空間數(shù)據(jù)系統(tǒng)咨詢委員會 (CCSDS)高級在軌系統(tǒng)(AOS)建議,提出了兩級復用的方案,設計了一種具有載荷數(shù)據(jù)存儲功能的高速實時/回放分級復接器。該方案采用FPGA技術,對星上載荷輸出的數(shù)據(jù)使用了兩級全異步
摘要:本文介紹一種基于 FPGA高精度時間數(shù)字轉(zhuǎn)換電路的設計方法,利用片內(nèi)鎖相環(huán)(PLL)和環(huán)形移位寄存器,采用不高的系統(tǒng)時鐘便可得到很高的時間分辨率,且占用較少邏輯資源??勺鳛楣δ茈娐藩毩⑹褂?,也可作為 IP核
SoC FPGA使用寬帶互聯(lián)干線鏈接,在FPGA架構中集成了基于ARM的硬核處理器系統(tǒng)(HPS),包括處理器、外設和存儲器接口。Cyclone V SoC FPGA在一個基于ARM的用戶可定制芯片系統(tǒng)(SoC)中集成了分立處理器、FPGA和數(shù)字信
隨著高速數(shù)字系統(tǒng)的發(fā)展,高速串行數(shù)據(jù)被廣泛使用,內(nèi)嵌高速串行接口的FPGA也得到大量應用,相應的高速串行信號質(zhì)量的測試也越來越頻繁和重要。通常用示波器觀察信號波形、眼圖、抖動來衡量信號的質(zhì)量,Xilinx提供的
摘要:通過分析各種偽隨機序列生成方法,提出了一種基于M 序列的連續(xù)抽樣方法,可以生 成滿足自適應光學系統(tǒng)SPGD 控制算法要求的多路、相互獨立以及服從伯努利分布的偽隨機序 列。該方法適合于用FPGA 等超大規(guī)模集成
O 引言 近年來,隨著信息技術的發(fā)展,網(wǎng)絡化日加普遍,以太網(wǎng)被廣泛應用到各個領域。例如在數(shù)據(jù)采集領域,一些小型監(jiān)測設備需要增加網(wǎng)絡實現(xiàn)遠程數(shù)據(jù)傳輸?shù)墓δ?,只要那些設備上增加一個網(wǎng)絡接口并實現(xiàn)了TCP/IP協(xié)
摘要:本設計基于DDS原理和FPGA技術按照順序存儲方式,將對正弦波、方波、三角波、鋸齒波四種波形的取樣數(shù)據(jù)依次全部存儲在ROM波形表里,通過外接設備撥扭開關和鍵盤控制所需波形信號的輸出,最終將波形信息顯示在LC