
Altera發(fā)布基于ARM A9的SoC FPGA,增強(qiáng)在嵌入式領(lǐng)域的競爭力
21ic訊 延續(xù)其在高清晰(HD) 視頻監(jiān)控解決方案上的領(lǐng)先優(yōu)勢,Altera公司 (NASDAQ: ALTR) 發(fā)布世界上第一款基于FPGA的全HD 1080p/(每秒30幀) 30fps視頻分析解決方案,它采用Cyclone® IV FPGA。Altera的單芯片解決方
1 引言 波形發(fā)生器已經(jīng)廣泛的應(yīng)用在通信、控制、測量等各個領(lǐng)域,如鋸齒波、正弦波、方波等波形常用于電路的設(shè)計與調(diào)試。隨著電子技術(shù)的迅猛發(fā)展,數(shù)字化正逐漸地成為電子產(chǎn)業(yè)的發(fā)展趨勢,各公司都將自己的產(chǎn)品向
基于FPGA的模擬信號波形的設(shè)計
摩根大通證券出具報告表示,臺積電(2330-TW)第3季獲利表現(xiàn)應(yīng)無驚喜,第4季前景仍然不明,股價轉(zhuǎn)趨正向還言之過早,然而近期內(nèi)會有微幅的反彈。由于歐債疑慮,修正2012年每股獲利預(yù)期7%,但股價能向上走揚(yáng)的關(guān)鍵還是在
面對國際上幾大巨頭在FPGA領(lǐng)域的壟斷,國內(nèi)FPGA廠商的突破口在哪里?國內(nèi)企業(yè)進(jìn)入FPGA,如何打造生態(tài)鏈?多年來,國際上有諸多進(jìn)入FPGA領(lǐng)域的新興公司,但是很少成功,中國廠商能破例嗎?面對國際上幾大巨頭在FPGA領(lǐng)域的
21ic訊 延續(xù)其在高清晰(HD) 視頻監(jiān)控解決方案上的領(lǐng)先優(yōu)勢,Altera公司 (NASDAQ: ALTR) 發(fā)布世界上第一款基于FPGA的全HD 1080p/(每秒30幀) 30fps視頻分析解決方案,它采用Cyclone® IV FPGA。Altera的單芯片解決方
Altera發(fā)布基于FPGA的1080p/30fps視頻分析解決方案
FPGA并行數(shù)字序列傳輸與接口技術(shù)的研究和應(yīng)用
基于FPGA的電子設(shè)計競賽電路板的設(shè)計
基于FPGA的電子設(shè)計競賽電路板的設(shè)計
“如今,F(xiàn)PGA(現(xiàn)場可編程門陣列)可以自如地協(xié)助半導(dǎo)體企業(yè)和系統(tǒng)設(shè)計企業(yè)將創(chuàng)意和產(chǎn)品快速得以實現(xiàn),因此,在加速這些企業(yè)自主創(chuàng)新進(jìn)程中,F(xiàn)PGA起著越來越重要的作用。”在日前于西安舉行的2010年(第二屆)
可程序邏輯閘陣列(FPGA)大廠阿爾特拉(Altera)宣布推出集成了ARM架構(gòu)處理器及FPGA的系統(tǒng)單芯片(SoC)FPGA系列產(chǎn)品,新芯片將內(nèi)建雙核心ARM Cortex-A9 MPcore處理器,并集成了阿爾特拉28納米Cyclone V及Arria V等
巴克萊證券保守看晶圓雙雄后市,認(rèn)為將面臨產(chǎn)能過剩、客戶訂單調(diào)整等挑戰(zhàn),不僅臺積電(2330)營運(yùn)將走淡,聯(lián)電第四季更有可能出現(xiàn)虧損,明年第一季也恐難轉(zhuǎn)盈,預(yù)期要到明年第二季起才會逐步復(fù)蘇。 巴克萊證券亞
晶圓代工業(yè)產(chǎn)能過剩問題逐漸升溫,巴克萊資本證券亞太區(qū)半導(dǎo)體首席分析師陸行之出具報告表示,晶圓代工產(chǎn)過剩的問題可能造成聯(lián)電(2303-TW)在明年第1季虧損,重申減碼評等和目標(biāo)價10.5元,同時因產(chǎn)能利用率的問題,下
晶圓代工廠臺積電(2330-TW)9月份合并營收達(dá)334.6億元,月減11.3%,年減11.2%。但第3季營收則受惠于8月份急單挹注達(dá)到1065.37億元,優(yōu)于原本預(yù)期。巴克萊資本證券亞太區(qū)半導(dǎo)體首席分析師陸行之出具報告表示,臺積電28
21ic訊 Altera公司日前宣布可以提供FPGA業(yè)界的第一個虛擬目標(biāo)平臺,支持面向Altera最新發(fā)布的SoC FPGA器件立即開始器件專用嵌入式軟件的開發(fā)。在Synopsys有限公司成熟的虛擬原型開發(fā)解決方案基礎(chǔ)上,SoC FPGA虛擬目標(biāo)
21ic訊 Altera公司日前發(fā)布其基于ARM的SoC FPGA系列產(chǎn)品,在單芯片中集成了28-nm Cyclone® V和Arria® V FPGA架構(gòu)、雙核ARM® Cortex™-A9 MPCore™處理器、糾錯碼(ECC)保護(hù)存儲器控制器、外設(shè)和
FPGA平臺架構(gòu)提升信息娛樂系統(tǒng)設(shè)計靈活性
Altera發(fā)布SoC FPGA軟件開發(fā)虛擬目標(biāo)