
什么是 FPGA?現(xiàn)場可編程門陣列 (FPGA) 是由通過可編程互連連接的可配置邏輯塊 (CLB) 矩陣構(gòu)成的可編程半導(dǎo)體器件。相對于專為特定設(shè)計定制構(gòu)建的專用集成電路 (ASIC) 而言,F(xiàn)PGA 能通過編程來滿足應(yīng)用和功能要求。雖
fpga
摘要:為了實現(xiàn)煙支剔除的自動化程度,減少人為干預(yù)量和提高剔除精度,文中給出了采用FPGA硬件編程方法將數(shù)據(jù)采集部件采集到的煙支數(shù)據(jù)經(jīng)A/D轉(zhuǎn)換后送入FPGA,然后根據(jù)一定的判決算法輸出控制信號,以用于控制剔除閥
摘要:給出了一種在Xinlinx的Spartan-3E評估板上實現(xiàn)Modbus通信協(xié)議的方法。該方法以PC為上位機(jī),并在評估板上嵌入Picoblaze軟核作為下位機(jī)來實現(xiàn)Modbus通信協(xié)議的功能。文中同時介紹了使用Xilinx ISE和Picoblaze軟核
連日來,日本福島第一核電站的核泄漏事故持續(xù)升級,引發(fā)了全球?qū)穗姲踩乃伎肌?月16日,國務(wù)院常務(wù)會議決定在核安全規(guī)劃批準(zhǔn)前,暫停審批核電項目,包括開展前期工作的項目。與此同時,太陽能、風(fēng)電等可再生清潔能
連日來,日本福島第一核電站的核泄漏事故持續(xù)升級,引發(fā)了全球?qū)穗姲踩乃伎肌?月16日,國務(wù)院常務(wù)會議決定在核安全規(guī)劃批準(zhǔn)前,暫停審批核電項目,包括開展前期工作的項目。與此同時,太陽能、風(fēng)電等可再生清潔能
一種基于SoPC的FPGA在線測試方法
可編程時鐘器件集成了主要的時序元件,如一個PLL、分頻器、扇出緩沖器、零延遲緩沖器,從而節(jié)省電路板面積、降低成本,并提高性能。使用諸如ispClock5400D系列器件,設(shè)計人員可以更好地規(guī)劃其特定系統(tǒng)的理想時鐘產(chǎn)生和分配電路,更好地利用其FPGA上的I/O。
摘要:依據(jù)標(biāo)準(zhǔn)的VGA顯示接口的顯示原理,介紹了一種利用可編程邏輯器件FPGA,并以VerilogHDL語言為邏輯描述工具來完成VGA接口的控制,從而實現(xiàn)簡單的彩色條紋顯示的具體方法。 關(guān)鍵宇:VGA;FPGA;VerilogHDL;彩色
摘要:為提高整個系統(tǒng)時間的同步精度,以便為測量設(shè)備提供可靠的時間信息和標(biāo)準(zhǔn)頻率信號,給出了一種基于FPGA的IRIG-B編解碼器的設(shè)計與實現(xiàn)方法。新系統(tǒng)基于模塊化設(shè)計,其中編碼部分完成標(biāo)準(zhǔn)時間信息及相應(yīng)的BCD碼的
賽靈思公司日前宣布,全球第一批Kintex-7 325T 現(xiàn)場可編程門陣列(FPGA)開始發(fā)貨,標(biāo)志著其7系列FPGA正式推出, 成為業(yè)界推出最快的28nm新一代可編程邏輯器件產(chǎn)品。Kintex-7 FPGA 將以最低的功耗提供最優(yōu)的性價比,
摘要:介紹了SMSC公司生產(chǎn)的嵌入式以太網(wǎng)控制器LAN91C111的主要特點及工作原理,并從系統(tǒng)方案、硬件設(shè)計、軟件設(shè)計等方面,詳細(xì)介紹了基于ALTERA公司的NIOS II軟核處理器芯片LAN91C111芯片來實現(xiàn)以太網(wǎng)互聯(lián)通信的原理
基于FPGA和LAN91C111的嵌入式以太網(wǎng)接口設(shè)計
基于FPGA和LAN91C111的嵌入式以太網(wǎng)接口設(shè)計
摘要: 給出了一種基于FPGA的數(shù)字濾波器的設(shè)計方法。該方法先通過MATLAB設(shè)計出一個具有具體指標(biāo)的FIR濾波器, 再對濾波器系數(shù)進(jìn)行處理, 使之便于在FPGA中實現(xiàn), 然后采用基于分布式算法和CSD編碼的濾波器結(jié)構(gòu)進(jìn)
摘要:介紹LED顯示屏的工作原理,提出大屏幕LED圖文顯示屏控制系統(tǒng)MCU+FPGA的設(shè)計方案。單片機(jī)系統(tǒng)負(fù)責(zé)接收和存儲上位機(jī)LED點陣數(shù)據(jù),F(xiàn)PGA控制器完成顯示數(shù)據(jù)的轉(zhuǎn)換、動態(tài)掃描并驅(qū)動大屏幕LED顯示屏。FPGA控制器由VH
摘要:為進(jìn)行高精度信號源的設(shè)計,同時降低設(shè)計成本,以CyclONe II系列低端FPGA為核心,利用直接頻率合成技術(shù),對正弦信號等數(shù)據(jù)進(jìn)行1/4周期壓縮存儲到ROM中,在外部時鐘頻率為50 MHz,實現(xiàn)了正弦信號源的設(shè)計,同時
摘要: 串口傳輸常用于基于FPGA和DSP結(jié)構(gòu)的信號處理板和外部設(shè)備之間的數(shù)據(jù)交換。以GPS RTK定位應(yīng)用為基礎(chǔ),針對單個串口全雙工傳輸不足以應(yīng)對多種數(shù)據(jù)類型同時輸入輸出的情形,設(shè)計并實現(xiàn)了一種面向多串口不同類型
隨著IEEE Std 1394-1995技術(shù)的高速發(fā)展,IEEE 1394已經(jīng)成為眾多電子設(shè)備基本的外部接口。然而,要進(jìn)一步擴(kuò)展它的適用領(lǐng)域,就必須克服其接口被限制工作在較短距離以及不適用于較高數(shù)據(jù)傳輸率的缺陷。IEEE Std 1394
在現(xiàn)有的民用、軍用通信系統(tǒng)的眾多應(yīng)用領(lǐng)域中,為了實現(xiàn)高速率數(shù)據(jù)傳輸,提高頻譜利用率,必須采用帶寬效率更高的編碼、調(diào)制技術(shù)。在眾多的調(diào)制方式中,連續(xù)相位調(diào)制信號(CPM 信號)具有恒包絡(luò)特性,它用于承載信息