
Altera公司日前宣布,Sumavision公司在其增強(qiáng)型多媒體路由器(EMR) 3G DTV產(chǎn)品中選用了Altera的Cyclone III FPGA。Cyclone III FPGA是高性?xún)r(jià)比嵌入式處理解決方案,提供多種密度、存儲(chǔ)器、嵌入式乘法器和封裝選擇。
USB IP核的設(shè)計(jì)及FPGA驗(yàn)證
O 引言 近年來(lái),隨著信息技術(shù)的發(fā)展,網(wǎng)絡(luò)化日加普遍,以太網(wǎng)被廣泛應(yīng)用到各個(gè)領(lǐng)域。例如在數(shù)據(jù)采集領(lǐng)域,一些小型監(jiān)測(cè)設(shè)備需要增加網(wǎng)絡(luò)實(shí)現(xiàn)遠(yuǎn)程數(shù)據(jù)傳輸?shù)墓δ?,只要那些設(shè)備上增加一個(gè)網(wǎng)絡(luò)接口并實(shí)現(xiàn)了TCP/I
由微軟前CTO Nathan Myhrvold創(chuàng)辦的美國(guó)知識(shí)風(fēng)險(xiǎn)公司,日前針對(duì)半導(dǎo)體專(zhuān)利侵權(quán)一案展開(kāi)了多項(xiàng)行動(dòng),包括兩家內(nèi)存商及三家FPGA供應(yīng)商。美國(guó)知識(shí)風(fēng)險(xiǎn)公司,成立于2000年,Myhrvold表示,公司已向特拉華州聯(lián)邦法院提交了多
摘要:設(shè)計(jì)了基于FPGA的誘發(fā)電位儀完整系統(tǒng)。首先給出了整個(gè)誘發(fā)電位儀的總體設(shè)計(jì),討論了FPGA作為主芯片的各模塊集成設(shè)計(jì),在此基礎(chǔ)上論述了ADSl258模/教轉(zhuǎn)換芯片的特點(diǎn)并給出了其與FPGA的接口電路設(shè)計(jì)。該誘發(fā)電位
Altera公司日前宣布,Sumavision公司在其增強(qiáng)型多媒體路由器(EMR) 3G DTV產(chǎn)品中選用了Altera的Cyclone® III FPGA。Cyclone III FPGA是高性?xún)r(jià)比嵌入式處理解決方案,提供多種密度、存儲(chǔ)器、嵌入式乘法器和封裝選擇
Altera公司今天發(fā)布面向28-nm系列產(chǎn)品的28-nm工藝技術(shù)策略。在曾經(jīng)發(fā)布過(guò)的TSMC 28-nm高性能(28HP)工藝技術(shù)對(duì)高端FPGA系列支持的基礎(chǔ)上,Altera進(jìn)一步采用了TSMC的28-nm低功耗(28LP)工藝技術(shù),用于低成本和中端系列產(chǎn)
1 引言 機(jī)器人聽(tīng)覺(jué)系統(tǒng)主要是對(duì)人的聲音進(jìn)行語(yǔ)音識(shí)別并做出判斷,然后輸出相應(yīng)的動(dòng)作指令控制頭部和手臂的動(dòng)作,傳統(tǒng)的機(jī)器人聽(tīng)覺(jué)系統(tǒng)一般是以PC機(jī)為平臺(tái)對(duì)機(jī)器人進(jìn)行控制,其特點(diǎn)是用一臺(tái)計(jì)算機(jī)作為機(jī)器人的
基于DSP+FPGA的機(jī)器人語(yǔ)音識(shí)別系統(tǒng)的設(shè)計(jì)
基于DSP+FPGA的機(jī)器人語(yǔ)音識(shí)別系統(tǒng)的設(shè)計(jì)
司法部指控西雅圖地區(qū)一名華裔男子試圖將敏感的軍事技術(shù)走私至中國(guó)。西雅圖時(shí)報(bào)(Seattle Times)說(shuō),圍繞這次逮捕有一大堆疑問(wèn)?! ∷痉ú恐芤话l(fā)表聲明說(shuō),現(xiàn)年46歲的楊連(音譯)上周六被美國(guó)聯(lián)邦調(diào)查局臥底特工逮捕,他
ARM設(shè)計(jì)的FPGA可重構(gòu)配置方法的實(shí)現(xiàn)及應(yīng)用
基于FPGA的數(shù)據(jù)采集板設(shè)計(jì)與實(shí)現(xiàn)
脈沖壓縮技術(shù)是指對(duì)雷達(dá)發(fā)射的寬脈沖信號(hào)進(jìn)行調(diào)制(如線(xiàn)性調(diào)頻、非線(xiàn)性調(diào)頻、相位編碼),并在接收端對(duì)回波寬脈沖信號(hào)進(jìn)行脈沖壓縮處理后得到窄脈沖的實(shí)現(xiàn)過(guò)程。脈沖壓縮有效地解決了雷達(dá)作用距離與距離分辨率之間的矛
基于FPGA的雷達(dá)數(shù)字脈沖壓縮技術(shù)
標(biāo)準(zhǔn)單元ASIC和FPGA的權(quán)衡及結(jié)構(gòu)化ASIC
FPGA Editor應(yīng)用技巧
2010年12月3日,賽靈思2010 FPGA最新課程大型技術(shù)研討會(huì)在北京融金國(guó)際大酒店隆重舉辦。大會(huì)吸引了一千多名業(yè)內(nèi)工程師前來(lái)參會(huì),整個(gè)會(huì)場(chǎng)座無(wú)虛席,人聲鼎沸,盛況空前。本次研討會(huì)由賽靈思公司聯(lián)手依元素科技公司、
賽靈思公司 (Xilinx, Inc.)宣布推出三款新型開(kāi)發(fā)套件,進(jìn)一步提升數(shù)字信號(hào)處理開(kāi)發(fā)人員的實(shí)力,幫助他們方便地應(yīng)用 FPGA,進(jìn)而實(shí)現(xiàn)最高信號(hào)處理性能,成本與功耗優(yōu)化,并通過(guò)協(xié)處理技術(shù)解決系統(tǒng)瓶頸。因?yàn)橘愳`思目
浮點(diǎn)定點(diǎn)轉(zhuǎn)換是在 FPGA 上實(shí)現(xiàn)算法時(shí)最困難的地方(圖 1)。雖然 MATLAB 是一種強(qiáng)大的運(yùn)算開(kāi)發(fā)工具,但其許多優(yōu)點(diǎn)卻在浮點(diǎn)定點(diǎn)轉(zhuǎn)換過(guò)程中被降低了。例如,由于定點(diǎn)算術(shù)中精度較低,新的數(shù)學(xué)誤差被引入算法。您必須重