日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁 > EDA > 電子設(shè)計自動化
[導(dǎo)讀]1 引 言  UART 即通用異步收發(fā)器,他廣泛使用串行數(shù)據(jù)傳輸協(xié)議。UART 功能包括微處理器接口、用于數(shù)據(jù)傳輸?shù)木彌_器(Buffer)、幀產(chǎn)生、奇偶校驗(yàn)、并串轉(zhuǎn)換,用于數(shù)據(jù)接收的緩沖器、幀產(chǎn)生、奇偶校驗(yàn)、串并轉(zhuǎn)換等。

1 引 言

  UART 即通用異步收發(fā)器,他廣泛使用串行數(shù)據(jù)傳輸協(xié)議。UART 功能包括微處理器接口、用于數(shù)據(jù)傳輸?shù)木彌_器(Buffer)、幀產(chǎn)生、奇偶校驗(yàn)、并串轉(zhuǎn)換,用于數(shù)據(jù)接收的緩沖器、幀產(chǎn)生、奇偶校驗(yàn)、串并轉(zhuǎn)換等。UART的特點(diǎn)是一個字符接一個字符傳輸,并且傳送一個字符總是以起始位開始,以停止位結(jié)束,字符之間沒有固定的時間間隔要求。每一個字符的前面都有一位起始位(低電平,邏輯值0) , 字符本身由5~ 8 位數(shù)據(jù)位組成,接著字符后面是一位校驗(yàn)位,最后是停止位(1 位,或1 位半,或2位) , 停止位后面是不定長度的空閑位。停止位和空閑位都規(guī)定高電平(邏輯值1) , 這樣可以保證起始位開始處有一個下降沿。在一般的使用中往往不需要使用完整的UART功能,比如對于多串口的設(shè)備或需要加密通訊的場合使用UART 就不是最合適的。如果設(shè)計上用到FPGA ?CPLD器件,那么就可以將所需要的UART 功能集成到FPGA內(nèi)部,從而使整個設(shè)計更加緊湊、穩(wěn)定、可靠。分析UART的結(jié)構(gòu),UART 主要由數(shù)據(jù)總線接口、控制邏輯和狀態(tài)接口、波特率發(fā)生器、發(fā)送和接收等部分組成。在本設(shè)計中,固定數(shù)據(jù)幀格式為: 開始位(1 b 低電平)、8 位數(shù)據(jù)位、偶校驗(yàn)、停止位(1 b 高電平) , 波特率可調(diào)。

  2 波特率發(fā)生模塊

  設(shè)計的UART 的接收和發(fā)送按照相同的波特率進(jìn)行,波特率可以通過接口模塊的總線接口進(jìn)行設(shè)置。

  UART 收發(fā)的每一個數(shù)據(jù)寬度都是波特率發(fā)生器輸出的時鐘周期的16 倍,即假定當(dāng)前按照9 600 b?s 進(jìn)行收發(fā),那么波特率發(fā)生器的輸出時鐘頻率應(yīng)該為9 600×16 Hz.

  假定提供的外部時鐘為116MHz, 可以很簡單地通過總線寫入不同的數(shù)值到波特率發(fā)生器保持寄存器,然后用計數(shù)器的方式生成所需要的各種波特率,即分頻器。計算公式為: 1 600 000?(16×所期望的波特率) - 1, 如果希望輸出10 000 Hz 的波特率,可以得出從總線寫入的數(shù)值為1 600 000?(16×10 000) - 1= 9 (09H)。

  3 發(fā)送模塊

  根據(jù)UART 協(xié)議的描述,發(fā)送邏輯流程如圖1 所示。

  發(fā)送數(shù)據(jù)由接口模塊控制,接口模塊給出w rn 信號,發(fā)送器根據(jù)此信號將并行數(shù)據(jù)鎖存,并通過發(fā)送保持寄存器和發(fā)送移位寄存器發(fā)送并行數(shù)據(jù)。由計數(shù)器no_ bs_sent 控制狀態(tài)的轉(zhuǎn)移,即數(shù)據(jù)的發(fā)送,計數(shù)值為1 時,數(shù)據(jù)從發(fā)送保持寄存器傳送到發(fā)送移位寄存器,計數(shù)值為2時,發(fā)送開始位(1 b 低電平) , 計數(shù)值為3~ 10, 發(fā)送8 位數(shù)據(jù),計數(shù)器為11, 發(fā)送校驗(yàn)位,計數(shù)值為12, 發(fā)送1 位停止位,計數(shù)器隨后清零。發(fā)送時鐘是根據(jù)數(shù)據(jù)傳輸?shù)牟ㄌ芈十a(chǎn)生的,16 倍于波特率發(fā)生器產(chǎn)生的時鐘。

  

  圖1 發(fā)送邏輯的流程

  發(fā)送模塊信號:

  rst (輸入) : 復(fù)位端口, 低電平有效;

  w rn (輸入) : 寫控制信號;

  din [ 0: 7 ] (輸入) : 并行數(shù)據(jù)輸入信號;

  clk16x (輸入) : 外部時鐘信號;

  tbre (輸出) : 發(fā)送保持寄存器空信號, 高電平有效;

  t sre (輸出) : 發(fā)送移位寄存器空信號, 高電平有效;

  sdo (輸出) : 串行數(shù)據(jù)輸出信號。

  用VHDL 語言編寫代碼,使用Xinlinx 的ISE511 進(jìn)行邏輯綜合,運(yùn)用Modelsim 7.2 做時序仿真,其結(jié)果如圖2所示。

  

  圖2 發(fā)送模塊時序仿真波形圖

 4 接收模塊

  根據(jù)UART 的協(xié)議描述,可以畫出如圖3 所示的接收邏輯流程圖。接收邏輯首先通過檢測輸入數(shù)據(jù)的下降沿來檢查起始位,然后產(chǎn)生接收時鐘,利用接收時鐘來采樣串行輸入數(shù)據(jù),在緩沖器中作移位操作,同時產(chǎn)生校驗(yàn)位,在第9 位處比較校驗(yàn)位是否正確,在第10 位處比較停止位是否為高,在校驗(yàn)位錯誤或停止位錯誤的情況下產(chǎn)生錯誤指示信號。接收時鐘是根據(jù)數(shù)據(jù)傳輸?shù)牟ㄌ芈十a(chǎn)生的,16 倍于波特率發(fā)生器產(chǎn)生的時鐘。

  接收模塊信號:

  rst (輸入) : 復(fù)位信號;

  clk16x (輸入) : 輸入時鐘;

  rdn (輸入) : 讀鎖存信號;

  rxd (輸入) : 串行數(shù)據(jù)輸入信號;

  dout [ 0: 7 ] (輸出) : 并行數(shù)據(jù)輸出總線;

  fram ing_ erro r (輸出) : 幀錯誤信號;

  parity_ erro r (輸出) : 校驗(yàn)錯誤信號;

  data_ ready (輸出) : 數(shù)據(jù)接收完畢信號。

  

  圖3 接收邏輯的流程

  運(yùn)用Modelsim 712 對接收模塊做了時序仿真,其結(jié)果如圖4 所示。接收時鐘與發(fā)送時鐘相同,接收到一幀串行數(shù)據(jù),由接收模塊轉(zhuǎn)換為并行輸出,并且檢驗(yàn)校驗(yàn)位和停止位,產(chǎn)生fram ing_ erro r 和parity_ erro r 信號輸出。

  

  圖4 接收模塊時序仿真波形圖

  5 接口控制模塊

  接口控制模塊連接控制發(fā)送、接收、波特率發(fā)生模塊,并與外部并行總線相連接,從外部(CPU 或單片機(jī)) 接收控制信號(nrst, nw rn, nbdn, nrdn) , 來控制UART 的發(fā)送、接收以及內(nèi)部時鐘的生成。在nw rn 有效并且內(nèi)部信號tbre= ′0′(發(fā)送緩沖寄存器空) 時,將數(shù)據(jù)總線輸入的并行數(shù)據(jù)發(fā)送給發(fā)送模塊數(shù)據(jù)線din (7: 0) , 執(zhí)行發(fā)送數(shù)據(jù)功能。在nrdn 有效并且內(nèi)部信號data_ ready, parity_erro r, fram ing_ erro r 有效時,允許從接收模塊讀入接收到的數(shù)據(jù)。波特率發(fā)生器和發(fā)送模塊的并行數(shù)據(jù)輸入端口共用一個數(shù)據(jù)總線。

  6 總體電路綜合及仿真

  UART 總體電路如圖5 所示,分別由上述4 個模塊組成。其時序仿真如圖6 所示。

  

  圖5 UART 總體電路圖

  

  圖6 UART 總體時序仿真波形圖

  觀察圖6, 可以看到串行輸出端口sdo 發(fā)送一幀數(shù)據(jù)為“00101011001”, 第一位為起始位,8 位數(shù)據(jù)位,校驗(yàn)位為“0”(偶校驗(yàn)) , 1 位停止位,空閑狀態(tài)位為高電平。并行輸出端口ndout 輸出為“00101010”, 輸入數(shù)據(jù)幀格式正確,校驗(yàn)位正確。

  7 結(jié) 語

  用FPGA 器件實(shí)現(xiàn)了UART 異步收發(fā)器的核心功能,可以實(shí)現(xiàn)對數(shù)據(jù)的接收和發(fā)送,并可以在接收數(shù)據(jù)時對其校驗(yàn)位、停止位進(jìn)行判斷,在發(fā)送數(shù)據(jù)時可以形成完整的一幀數(shù)據(jù)格式。其接收和發(fā)送數(shù)據(jù)的時鐘有內(nèi)部波特率發(fā)生器產(chǎn)生,根據(jù)預(yù)置的分頻系數(shù),對外部時鐘進(jìn)行分頻,產(chǎn)生需要的接收或發(fā)送時鐘。將該UART 電路作為一功能塊嵌入到一個FPGA 實(shí)現(xiàn)的數(shù)據(jù)采集與處理系統(tǒng)中,成功地實(shí)現(xiàn)了和遠(yuǎn)端的PC 機(jī)進(jìn)行異步串行通信。實(shí)驗(yàn)證明該UART 電路簡單,工作穩(wěn)定、可靠,可運(yùn)用于低端的異步通信。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場可編程門陣列(FPGA)憑借其開發(fā)時間短、成本效益高以及靈活的現(xiàn)場重配置與升級等諸多優(yōu)點(diǎn),被廣泛應(yīng)用于各種產(chǎn)品領(lǐng)域。從通信設(shè)備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門陣列 FPGA 數(shù)字電源

2025年8月4日 – 提供超豐富半導(dǎo)體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關(guān)鍵字: FPGA 邊緣計算 嵌入式應(yīng)用

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進(jìn)入體內(nèi),并對體內(nèi)器官或結(jié)構(gòu)進(jìn)行直接觀察和對疾病進(jìn)行診斷的醫(yī)療設(shè)備,一般由光學(xué)鏡頭、冷光源、光導(dǎo)纖維、圖像傳感器以及機(jī)械裝置等構(gòu)成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關(guān)鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運(yùn)用單片機(jī)和FPGA芯片作為主控制器件 , 單片機(jī)接收從PC機(jī)上傳過來的顯示內(nèi)容和顯示控制命令 , 通過命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號和同步的控制信號— 數(shù)據(jù)、時鐘、行同步和面同步 。FPGA芯...

關(guān)鍵字: 單片機(jī) FPGA LED顯示屏

在異構(gòu)計算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計算的關(guān)鍵架構(gòu)。本文基于FSPI(Fast Serial Peripheral Interface)四線模式,在150MHz時鐘頻率下實(shí)現(xiàn)10.5MB/s的可靠數(shù)據(jù)...

關(guān)鍵字: ARM FPGA FSPI

在全球FPGA市場被Xilinx(AMD)與Intel壟斷的格局下,國產(chǎn)FPGA廠商高云半導(dǎo)體通過構(gòu)建自主IP核生態(tài)與智能時序約束引擎,走出差異化高端化路徑。本文深入解析高云半導(dǎo)體FPGA工具鏈的兩大核心技術(shù)——全棧IP...

關(guān)鍵字: FPGA 高云半導(dǎo)體

2025年6月12日,由安路科技主辦的2025 FPGA技術(shù)沙龍?jiān)谀暇┱秸匍_,深圳市米爾電子有限公司(簡稱:米爾電子)作為國產(chǎn)FPGA的代表企業(yè)出席此次活動。米爾電子發(fā)表演講,并展出米爾基于安路飛龍派的核心板和解決方案...

關(guān)鍵字: FPGA 核心板 開發(fā)板

高 I/O、低功耗及先進(jìn)的安全功能,適用于成本敏感型邊緣應(yīng)用

關(guān)鍵字: FPGA I/O 機(jī)器視覺

本文討論如何為特定應(yīng)用選擇合適的溫度傳感器。我們將介紹不同類型的溫度傳感器及其優(yōu)缺點(diǎn)。最后,我們將探討遠(yuǎn)程和本地檢測技術(shù)的最新進(jìn)展如何推動科技進(jìn)步,從而創(chuàng)造出更多更先進(jìn)的溫度傳感器。

關(guān)鍵字: 溫度傳感器 CPU FPGA
關(guān)閉