日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當前位置:首頁 > 工業(yè)控制 > 電子設計自動化
[導讀] 目前,大多通信設備都是針對某一種或少量幾種固定的通信體制、信號調(diào)制樣式以及信號特征參數(shù),例如GSM移動通信信號只有GMSK一種調(diào)制樣式,其調(diào)制速率為22.8 Kbit/s,因此這類通信設備中的數(shù)字信號激勵器或數(shù)字波形形

目前,大多通信設備都是針對某一種或少量幾種固定的通信體制、信號調(diào)制樣式以及信號特征參數(shù),例如GSM移動通信信號只有GMSK一種調(diào)制樣式,其調(diào)制速率為22.8 Kbit/s,因此這類通信設備中的數(shù)字信號激勵器或數(shù)字波形形成電路大多采用專用集成芯片實現(xiàn)。而本文設計了一個通用的數(shù)字信號激勵器,以產(chǎn)生所需要的各種信號調(diào)制模式的信號波形,且對每一種調(diào)制樣式信號的各種特征參數(shù)能夠靈活控制。

1 數(shù)學模型

為了保證高性能以及靈活性,現(xiàn)代通信對抗干擾設備通常采用FPGA+DAC的工作模式,在一些快速復雜的應用環(huán)境下,則可采用高性能的FPGA和DSP協(xié)同工作,作為數(shù)字干擾激勵器的核心,同時為保證對跳頻信號或其他快速通信信號的有效干擾,頻綜模塊通常采用DDS的頻率快速合成模式。其干擾信號產(chǎn)生原理可以由式(1)表示:


在FPGA 中利用數(shù)字方式合成數(shù)字激勵源, 通過一定形式的低通濾波器或脈沖成型濾波器即可得到數(shù)字基帶信號sI (n)、sQ(n)。數(shù)字基帶信號sI (n)、sQ(n)通過DAC變換為模擬基帶信號sI (t)、sQ(t), 再通過上變頻模塊即可實現(xiàn)干擾信號的上變頻調(diào)制。在FPGA 中,cos(ωn)、sin(ωn)可由查找表(LUT) 的方式生成, 即DDS 頻率合成方式。在現(xiàn)代FPGA 開發(fā)中, 通常會提供一些較成熟的IP 核, 因此也可以直接調(diào)用IP 核來實現(xiàn)在FPGA 中正弦信號的產(chǎn)生, 其原理也是通過查找表的方式生成。在產(chǎn)生正弦信號時, 查找表即為一個ROM 塊, 通常其中存儲了一個周期的正弦信號,通過對讀取地址按一定步進循環(huán)取值即可產(chǎn)生相應的正弦信號。查找表的存儲深度和FPGA 的工作時鐘決定了可以產(chǎn)生的正弦信號頻率范圍。

(1) 單音信號

單音信號可以按式(2) 產(chǎn)生:

s(t)=cos(ωt)cos(ωct)+sin(ωt)sin(ωct)=cos((ω+ωc)t) (2)

其中,sI (t)=cos(ωt)、sQ(t)=sin(ωt) 分別為I 、Q 路基帶模擬信號, 當ω=0 時,I 、Q 路基帶模擬信號退化為直流, 此時, 干擾信號即為信號載波。FPGA 產(chǎn)生的數(shù)字基帶信號cos(ωn)、sin(ωn) 經(jīng)DAC 變換即為模擬基帶信號cos(ωt)、sin(ωt)。

  (2)多音信號

多音信號可以在單音信號的基礎上直接生成。一種簡單的方法是使用多個查找表同時生成,這種方式控制邏輯簡單,但相對占用更多的FPGA資源。另一種方法是使用一個查找表采用時分復用的方式生成,這種方式可以節(jié)省大量的FPGA資源,但控制邏輯相對復雜。

在產(chǎn)生多音信號時,需要注意合成信號的峰值,當各單音分量峰值同相疊加時就可能產(chǎn)生很高的信號峰值。因此可以通過控制各個單音分量的初始相位,來減小這種極高峰值的產(chǎn)生,即減小信號的峰均比。

(3)幅度調(diào)制信號

幅度調(diào)制信號可以按(3)式產(chǎn)生:

s(t)=mI (t)cos(ωct)+mQ(t)sin(ωct) (3)

其中,sI (t) =mI (t)、sQ (t) =mQ (t) 分別為I 、Q 路基帶模擬信號。當mI (t)=mQ(t)=m(t)且無直流分量時, 則可得到無載波分量的雙邊帶(DSB) 調(diào)制信號,m(t) 為基帶模擬信號;當mI (t)=mQ(t)=m(t)且有直流分量時, 則可得到有載波分量的雙邊帶調(diào)制信號, 此時m(t) 可以表示為m(t) =m0+m′(t), 其中,m0是基帶信號m(t) 的直流分量,m′ (t) 為交流分量, 如果滿足m0>max (|m′ (t) | ) , 則可得到調(diào)幅(AM)信號。

(4) 角度調(diào)制信號

角度調(diào)制信號可以按式(4) 產(chǎn)生:


  (5) 數(shù)字調(diào)制信號

數(shù)字調(diào)制信號可以按式(5) 產(chǎn)生:


當s(n)按不同的星座映射方式便可得到不同的數(shù)字基帶調(diào)制信號,如:PSK、QAM信號等。為了降低帶外信號,通常對發(fā)射信號使用一定形式的脈沖波型,如升余弦波型等。因此,在FPGA中數(shù)字基帶激勵輸出后通常使用脈沖成型濾波器。


調(diào)幅類:M進制的調(diào)幅信號MASK,碼元ak電平定義


2 子模塊設計

設計采用如圖1所示的技術方案,它由全向/定向天線及饋線、20 W寬帶功率放大模塊、寬帶上變頻模塊、基于DDS+FPGA和高速DAC的數(shù)字信號激勵模塊、整機控制與嵌入式CPU單元模塊等部分硬件和一套信號產(chǎn)生與控制軟件組成。


  2.1 電源與主板模塊

220 V的交流電通過電源管理模塊轉(zhuǎn)換到+5 V、-5 V、+12 V和+28 V分別為基帶激勵板、變頻模塊和功放模塊提供相應的直流電輸入。由設備的便攜式需求牽引,本設計基于嵌入式PC104 CPU和寬溫液晶顯示屏為硬件控制平臺并外接160 G硬盤,提供設備所需的鼠標、鍵盤、網(wǎng)口、USB、RS-232等接口,操作系統(tǒng)為WindowsXP,編程環(huán)境為Visual C++,通過軟件編程實現(xiàn)各種樣式信號的數(shù)字激勵與波形形成,界面友好,操作簡便靈活,所有參數(shù)和功能均可通過界面窗口和控制按鈕實現(xiàn)輸入和控制。

  2.2 基帶激勵板

本設計采用DDS+FPGA+DAC數(shù)字信號激勵器硬件電路和數(shù)字波形合成軟件算法來生成所需要的各種信號,具體方案詳見基帶激勵板電路設計。

  2.3 變頻模塊

主要包括頻綜模塊、上變頻模塊,基帶信號首先實現(xiàn)單載波(CW)、調(diào)幅(AM)、調(diào)頻(FM)、調(diào)相(PM)等調(diào)制樣式,然后進入晶振+DDS+PLL模塊實現(xiàn)混頻,產(chǎn)生輸入到功放模塊的信號。本設計要求輸出信號和干擾頻率范圍為30 MHz~1 000 MHz,達33.3個倍頻程,因此要解決寬帶上變頻這一關鍵技術。為了實現(xiàn)信號源頻率和特征參數(shù)的快速改變,采用減少PLL環(huán)路、加大中頻瞬時帶寬直接變頻的方法提高換頻速度。設計中采用在80 MHz的中頻上進行寬帶波形合成,然后再進行變頻的方案,將80 MHz±5 MHz的中頻信號變頻至30 MHz~1 000 MHz范圍。對于調(diào)制信號的特征參數(shù)控制,采用了高速接口芯片進行并行控制的方式。

2.4 功放模塊

寬帶功率放大這一關鍵技術的設計采用三級放大的方案,混頻輸出信號經(jīng)各分段濾波器濾除帶外信號,進入功放模塊實現(xiàn)功率放大,然后接天線輸出至空間。為了提高功率輸出效率,系統(tǒng)根據(jù)頻段劃分,采用傘狀天線和對數(shù)周期天線兩付輸出天線相結合。其中,傘狀天線的工作范圍為30 MHz~500 MHz,對數(shù)周期天線的工作范圍為500 MHz~1 000 MHz。

  3 基帶激勵板電路設計

本設備主要由數(shù)字基帶激勵板控制,F(xiàn)PGA為核心,所有操作都是在它的控制之下展開的;其次就是一些外圍電路,包括電源配置、接口配置等;再有連接激勵板與調(diào)制模塊的數(shù)模轉(zhuǎn)換及其濾波電路,為后續(xù)處理模塊提供感興趣的頻帶范圍內(nèi)的模擬信號。

3.1 晶振和電源管理

利用晶振來產(chǎn)生高穩(wěn)時鐘,通過FPGA內(nèi)部鎖相、分頻來實時控制電路的時序,本設計采用15.36 MHz和20 MHz的晶振。根據(jù)供電方案,需要將+5 V直流輸入電源轉(zhuǎn)換為+1.5 V和+3.3 V,分別供給FPGA的內(nèi)核和I/O口,選用TPS54613和TPS54615芯片并匹配外圍電路來實現(xiàn)電源的轉(zhuǎn)換,并通過磁珠加電容的發(fā)放,構成濾波電路來優(yōu)化電源。

  3.2 FPGA模塊

FPGA產(chǎn)生I、Q兩路基帶數(shù)字信號,DAC主要完成數(shù)模轉(zhuǎn)換,生成I、Q兩路基帶模擬輸出信號。同時FPGA完成對DDS+PLL的頻綜控制,實現(xiàn)對基帶信號的上變頻。通過Verilog HDL編程和調(diào)用IP核[5]來實現(xiàn)對RS-232串口、JTAG接口、變頻模塊和功放模塊的時序邏輯控制?;鶐Ъ畎逋ㄟ^RS-232串口與CPU互聯(lián),實現(xiàn)控制指令的傳輸;通過DB25與變頻模塊互聯(lián),控制DDS的狀態(tài);通過DB15與功放模塊互聯(lián),實現(xiàn)射頻波段的選擇;變頻模塊與功放模塊通過DB9互聯(lián),傳輸所選擇的波段控制信息。

3.3 DAC與濾波電路

基帶產(chǎn)生的數(shù)字信號需要經(jīng)過數(shù)模轉(zhuǎn)換和濾波電路,然后經(jīng)由調(diào)制、混頻和功放模塊發(fā)射至空間。設計中選用DAC2904和LT6600芯片,根據(jù)手冊配置外圍電路,最終激勵板經(jīng)兩個差分對輸出I+、I-、Q+、Q-4路信號,然后送入調(diào)制模塊實現(xiàn)各種調(diào)制樣式。具體的電路原理圖如圖2、圖3所示。



3.4 整機

利用Altium Designer軟件進行原理圖的設計,然后生成PCB圖,經(jīng)過綜合考慮后手動布局、布線,最后生成數(shù)字基帶應用印制電路板。各個模塊設計完成、調(diào)試通過后,整機組裝并進行功能、指標測試,通過頻譜儀、功率計檢測,證明該設備完全能夠滿足實際應用的需求。

本文設計并工程實現(xiàn)了綜合測試寬帶信號源,實驗時利用頻譜儀測試,信號的各種調(diào)制樣式完全符合指標要求,同時通過外接天線測試,利用接收機能夠檢測到各種調(diào)制信號。實踐證明該設備能夠?qū)崿F(xiàn)大功率寬帶綜合信號源、無線電監(jiān)測訓練電磁環(huán)境模擬源、無線電測向訓練電磁環(huán)境模擬源、無線電管制(干擾)輻射源等功用。



參考文獻:

[1].ROM datasheethttp://www.dzsc.com/datasheet/ROM+_1188413.html.
[2].RS-232datasheethttp://www.dzsc.com/datasheet/RS-232_584855.html.
[3].TPS54613datasheethttp://www.dzsc.com/datasheet/TPS54613_1116268.html.
[4].TPS54615datasheethttp://www.dzsc.com/datasheet/TPS54615_1116261.html.
[5].DB25datasheethttp://www.dzsc.com/datasheet/DB25_2528709.html.
[6].DAC2904datasheethttp://www.dzsc.com/datasheet/DAC2904_253510.html.
[7].PCBdatasheethttp://www.dzsc.com/datasheet/PCB_1201640.html.


來源:愛誒1次

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術正成為驅(qū)動創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場聚焦FPGA技術與產(chǎn)業(yè)應用的盛會——2025安路科技FPGA技術沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場可編程門陣列(FPGA)憑借其開發(fā)時間短、成本效益高以及靈活的現(xiàn)場重配置與升級等諸多優(yōu)點,被廣泛應用于各種產(chǎn)品領域。從通信設備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關鍵字: 可編程門陣列 FPGA 數(shù)字電源

羅德與施瓦茨(以下簡稱“R&S”)針對未來應用需求升級R&S FSWP相位噪聲分析儀。全新R&S FSWP-B56G選件將頻率范圍擴展至56 GHz,通過支持外接高端信號源作為本振,該設備兼具易用型信號源分析儀與高端相位...

關鍵字: 信號源 相位噪聲分析儀

2025年8月4日 – 提供超豐富半導體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關鍵字: FPGA 邊緣計算 嵌入式應用

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進入體內(nèi),并對體內(nèi)器官或結構進行直接觀察和對疾病進行診斷的醫(yī)療設備,一般由光學鏡頭、冷光源、光導纖維、圖像傳感器以及機械裝置等構成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運用單片機和FPGA芯片作為主控制器件 , 單片機接收從PC機上傳過來的顯示內(nèi)容和顯示控制命令 , 通過命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號和同步的控制信號— 數(shù)據(jù)、時鐘、行同步和面同步 。FPGA芯...

關鍵字: 單片機 FPGA LED顯示屏

在異構計算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計算的關鍵架構。本文基于FSPI(Fast Serial Peripheral Interface)四線模式,在150MHz時鐘頻率下實現(xiàn)10.5MB/s的可靠數(shù)據(jù)...

關鍵字: ARM FPGA FSPI

在全球FPGA市場被Xilinx(AMD)與Intel壟斷的格局下,國產(chǎn)FPGA廠商高云半導體通過構建自主IP核生態(tài)與智能時序約束引擎,走出差異化高端化路徑。本文深入解析高云半導體FPGA工具鏈的兩大核心技術——全棧IP...

關鍵字: FPGA 高云半導體

2025年6月12日,由安路科技主辦的2025 FPGA技術沙龍在南京正式召開,深圳市米爾電子有限公司(簡稱:米爾電子)作為國產(chǎn)FPGA的代表企業(yè)出席此次活動。米爾電子發(fā)表演講,并展出米爾基于安路飛龍派的核心板和解決方案...

關鍵字: FPGA 核心板 開發(fā)板

高 I/O、低功耗及先進的安全功能,適用于成本敏感型邊緣應用

關鍵字: FPGA I/O 機器視覺
關閉