日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁 > 工業(yè)控制 > 電子設(shè)計(jì)自動(dòng)化
[導(dǎo)讀] 典型ASIC設(shè)計(jì)具有下列相當(dāng)復(fù)雜的流程: 1) 、結(jié)構(gòu)及電氣規(guī)定。 2)、RTL級 典型ASIC設(shè)計(jì)具有下列相當(dāng)復(fù)雜的流程: 1) 、結(jié)構(gòu)及電氣規(guī)定。 2)、RTL級代碼設(shè)計(jì)和仿真測試平臺(tái)文件準(zhǔn)備。 3)、為具有存儲(chǔ)單元的模塊插

典型ASIC設(shè)計(jì)具有下列相當(dāng)復(fù)雜的流程:
1) 、結(jié)構(gòu)及電氣規(guī)定。
2)、RTL級 典型ASIC設(shè)計(jì)具有下列相當(dāng)復(fù)雜的流程:
1) 、結(jié)構(gòu)及電氣規(guī)定。
2)、RTL級代碼設(shè)計(jì)和仿真測試平臺(tái)文件準(zhǔn)備。
3)、為具有存儲(chǔ)單元的模塊插入BIST(Design For test 設(shè)計(jì))。
4)、為了驗(yàn)證設(shè)計(jì)功能,進(jìn)行完全設(shè)計(jì)的動(dòng)態(tài)仿真。
5)、設(shè)計(jì)環(huán)境設(shè)置。包括使用的設(shè)計(jì)庫和其他一些環(huán)境變量。
6)、使用 Design Compiler工具,約束和綜合設(shè)計(jì),并且加入掃描鏈(或者JTAG)。
7)、使用 Design Compiler自帶靜態(tài)時(shí)序分析器,進(jìn)行模塊級靜態(tài)時(shí)序分析。
8)、使用 Formality工具,進(jìn)行 RTL級和綜合后門級網(wǎng)表的 Formal Verification。
9)、版圖布局布線之前,使用PrimeTime工具進(jìn)行整個(gè)設(shè)計(jì)的靜態(tài)時(shí)序分析。
10)、將時(shí)序約束前標(biāo)注到版圖生成工具。
11)、時(shí)序驅(qū)動(dòng)的單元布局,時(shí)鐘樹插入和全局布線。
12)、將時(shí)鐘樹插入到DC的原始設(shè)計(jì)中。
13)、使用 Formality,對綜合后網(wǎng)表和插入時(shí)鐘樹網(wǎng)表進(jìn)行 Formal Verification。
14)、從全局布線后的版圖中提取出估算的時(shí)間延時(shí)信息。
15)、將估算的時(shí)間延時(shí)信息反標(biāo)注到Design Compiler或者 Primetime。
16)、在Primetime中進(jìn)行靜態(tài)時(shí)序分析。
17)、在Design Compiler中進(jìn)行設(shè)計(jì)優(yōu)化。
18)、設(shè)計(jì)的詳細(xì)布線。
19)、從詳細(xì)布線的設(shè)計(jì)中提取出實(shí)際時(shí)間延時(shí)信息。
20)、將提取出的實(shí)際時(shí)間延時(shí)信息反標(biāo)注到Design Compiler或者Primetime中。
21)、使用Primetime進(jìn)行版圖后的靜態(tài)時(shí)序分析。
22)、在 Design Compiler中進(jìn)行設(shè)計(jì)優(yōu)化(如果需要)。
23)、進(jìn)行版圖后帶時(shí)間信息的門級仿真。
24)、 LVS和DRC驗(yàn)證,然后流片。
設(shè)計(jì)和仿真測試平臺(tái)文件準(zhǔn)備。
3)、為具有存儲(chǔ)單元的模塊插入BIST(Design For test 設(shè)計(jì))。
4)、為了驗(yàn)證設(shè)計(jì)功能,進(jìn)行完全設(shè)計(jì)的動(dòng)態(tài)仿真。
5)、設(shè)計(jì)環(huán)境設(shè)置。包括使用的設(shè)計(jì)庫和其他一些環(huán)境變量。
6)、使用 Design Compiler工具,約束和綜合設(shè)計(jì),并且加入掃描鏈(或者JTAG)。
7)、使用 Design Compiler自帶靜態(tài)時(shí)序分析器,進(jìn)行模塊級靜態(tài)時(shí)序分析。
8)、使用 Formality工具,進(jìn)行 RTL級和綜合后門級網(wǎng)表的 Formal Verification。
9)、版圖布局布線之前,使用PrimeTime工具進(jìn)行整個(gè)設(shè)計(jì)的靜態(tài)時(shí)序分析。
10)、將時(shí)序約束前標(biāo)注到版圖生成工具。
11)、時(shí)序驅(qū)動(dòng)的單元布局,時(shí)鐘樹插入和全局布線。
12)、將時(shí)鐘樹插入到DC的原始設(shè)計(jì)中。
13)、使用 Formality,對綜合后網(wǎng)表和插入時(shí)鐘樹網(wǎng)表進(jìn)行 Formal Verification。
14)、從全局布線后的版圖中提取出估算的時(shí)間延時(shí)信息。
15)、將估算的時(shí)間延時(shí)信息反標(biāo)注到Design Compiler或者 Primetime。
16)、在Primetime中進(jìn)行靜態(tài)時(shí)序分析。
17)、在Design Compiler中進(jìn)行設(shè)計(jì)優(yōu)化。
18)、設(shè)計(jì)的詳細(xì)布線。
19)、從詳細(xì)布線的設(shè)計(jì)中提取出實(shí)際時(shí)間延時(shí)信息。
20)、將提取出的實(shí)際時(shí)間延時(shí)信息反標(biāo)注到Design Compiler或者Primetime中。
21)、使用Primetime進(jìn)行版圖后的靜態(tài)時(shí)序分析。
22)、在 Design Compiler中進(jìn)行設(shè)計(jì)優(yōu)化(如果需要)。
23)、進(jìn)行版圖后帶時(shí)間信息的門級仿真。
24)、 LVS和DRC驗(yàn)證,然后流片。


來源:ks990次

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

本來,process就是過程,是很自然的。但在舶來的BPR、BPM等流行的同時(shí),process又變成流程了。那么,流程圖為生么不是process chart呢?process analysis應(yīng)該是過程分析還是流程分析?...

關(guān)鍵字: procedure 過程 流程

芯片一般是指集成電路的載體,也是集成電路經(jīng)過設(shè)計(jì)、制造、封裝、測試后的結(jié)果,通常是一個(gè)可以立即使用的獨(dú)立的整體。如果把中央處理器CPU比喻為整個(gè)電腦系統(tǒng)的心臟,那么主板上的芯片組就是整個(gè)身體的軀干。對于主板而言,芯片組幾...

關(guān)鍵字: 集成電路 流程 制造

根據(jù)市場調(diào)查公司的研究,到了2020年將會(huì)有超過5億顆的新一代處理器采用FOWLP封裝制程技術(shù),并且在未來,每一部智能型手機(jī)內(nèi)將會(huì)使用超過10顆以上采用FOWLP封裝制程技術(shù)生產(chǎn)的芯片。

關(guān)鍵字: 封裝 流程

摘要:為了解決無線個(gè)人局域網(wǎng)的速率和成本冋題,分析了ZigBee無線傳感網(wǎng)絡(luò)的體系結(jié)構(gòu),給出T以CC2430片上系統(tǒng)芯片為核心的ZigBee無線網(wǎng)絡(luò)系統(tǒng)的硬件構(gòu)成以及主節(jié)點(diǎn)的軟件程序流程。

關(guān)鍵字: Zigbee CC2430 硬件 流程

在英特爾FPGA技術(shù)大會(huì)上,英特爾發(fā)布了全新可定制解決方案英特爾? eASIC N5X,幫助加速5G、人工智能、云端與邊緣工作負(fù)載的應(yīng)用性能。

關(guān)鍵字: 英特爾 5G asic

本文主要討論電源分配結(jié)構(gòu)三方面的轉(zhuǎn)變:例如中間總線結(jié)構(gòu)的面世;數(shù)字控制技術(shù)的出現(xiàn);以及采用負(fù)載點(diǎn)電源管理技術(shù)的新趨勢。

關(guān)鍵字: 電源 asic DSP

現(xiàn)如今,另一個(gè)棘手的問題來自難以預(yù)料的FPGA或ASIC最佳運(yùn)行參數(shù)的變化。最終的特性結(jié)果有時(shí)會(huì)迫使設(shè)計(jì)人員在構(gòu)建了初始硬件后更改他們的設(shè)計(jì),從而導(dǎo)致他們在以下兩個(gè)方面上很難做出決定:利用性能更低的產(chǎn)品抓住所需的市場商機(jī)...

關(guān)鍵字: 電源 FPGA asic

  引 言   為了實(shí)現(xiàn)網(wǎng)絡(luò)信息處理,嵌入式系統(tǒng)中必須具有強(qiáng)大的網(wǎng)絡(luò)連接功能。嵌入式系統(tǒng)的網(wǎng)絡(luò)連接功能不僅需要傳輸信息,同時(shí)還必須具有相應(yīng)的信息識別能力,以提高系統(tǒng)的網(wǎng)絡(luò)安全性。

關(guān)鍵字: asic 嵌入式系統(tǒng) ip

從近年來的全球汽車市場發(fā)展來看,石油價(jià)格在不斷影響消費(fèi)者行為并成為了汽車創(chuàng)新的推動(dòng)力。雖然歐洲債務(wù)危機(jī)影響了汽車市場需求,但美國汽車市場已經(jīng)開始復(fù)蘇,而自2010年開始,新興國家占全球汽車市場份額已超

關(guān)鍵字: asic SoC 安森美半導(dǎo)體 車載網(wǎng)絡(luò)系統(tǒng)

  汽車導(dǎo)入電子元件的數(shù)量劇增。寶馬(BMW)、奔馳(Mercedes-Benz)和奧迪 (Audi)三大車廠正加速汽車系統(tǒng)邁向電子化,三大車廠各系列高階車款皆已包含超過一百個(gè)電子控制單元(EC

關(guān)鍵字: MCU asic 汽車電子 ecu
關(guān)閉