日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁 > 通信技術(shù) > 通信技術(shù)
[導(dǎo)讀] 對(duì)于數(shù)據(jù)采集接收的一方而言,所謂源同步信號(hào),即傳輸待接收的數(shù)據(jù)和時(shí)鐘信號(hào)均由發(fā)送方產(chǎn)生。FPGA應(yīng)用中,常常需要產(chǎn)生一些源同步接口信號(hào)傳輸給外設(shè)芯片,這對(duì)FPGA內(nèi)部產(chǎn)生時(shí)鐘或數(shù)據(jù)的邏輯和時(shí)序都有較嚴(yán)格的要

   對(duì)于數(shù)據(jù)采集接收的一方而言,所謂源同步信號(hào),即傳輸待接收的數(shù)據(jù)和時(shí)鐘信號(hào)均由發(fā)送方產(chǎn)生。FPGA應(yīng)用中,常常需要產(chǎn)生一些源同步接口信號(hào)傳輸給外設(shè)芯片,這對(duì)FPGA內(nèi)部產(chǎn)生時(shí)鐘或數(shù)據(jù)的邏輯和時(shí)序都有較嚴(yán)格的要求。而對(duì)于一些FPGA采集信號(hào)的應(yīng)用中,常常也有時(shí)鐘和數(shù)據(jù)均來自外設(shè)芯片的情況,此時(shí)對(duì)數(shù)據(jù)和時(shí)鐘的采集也同樣需要關(guān)注FPGA內(nèi)部的邏輯和時(shí)序。當(dāng)然,無論何種情況,目的只有一個(gè),保證信號(hào)穩(wěn)定可靠的被傳送或接收。

  對(duì)于一個(gè)如圖1所示的某視頻芯片產(chǎn)生的源同步信號(hào),當(dāng)FPGA對(duì)其進(jìn)行采集同步到另一個(gè)時(shí)鐘域時(shí),特權(quán)同學(xué)通常的做法有兩種,特權(quán)同學(xué)稱之為脈沖邊沿檢測(cè)采集法和異步FIFO采集法。下面簡(jiǎn)單的對(duì)這兩種方法做一些討論和說明。

  

  圖1

  脈沖邊沿檢測(cè)采集法

  脈沖邊沿檢測(cè)采集法,顧名思義,一定是應(yīng)用了經(jīng)典的脈沖邊沿檢測(cè)法來幫助或者直接采集信號(hào)。對(duì)于脈沖邊沿檢測(cè)法,大家可以參考特權(quán)同學(xué)的《深入淺出玩轉(zhuǎn)FPGA》或者用gooogle擺渡一下。而這里尤其需要提醒大家注意的是,著名的奈奎斯特采樣定理告訴我們:要從采樣信號(hào)中無失真的恢復(fù)原信號(hào),采樣頻率應(yīng)大于兩倍信號(hào)最高頻率。而特權(quán)同學(xué)通過實(shí)踐得出的結(jié)論與此相仿:若想穩(wěn)定有效的采集到脈沖(數(shù)字信號(hào))變化的邊沿,采樣頻率應(yīng)大于被采樣脈沖最大頻率的3倍。注意是要大于3倍,甚至若是可能盡量采用4倍以上的采樣頻率才能夠達(dá)到穩(wěn)定的狀態(tài)。至于為什么,我想深諳此道(脈沖邊沿檢測(cè)法)的聰明人看完結(jié)論就已經(jīng)明白了,無需特權(quán)同學(xué)再廢話解釋一番。

  而具體的做法也很簡(jiǎn)單,把圖1理想化就如圖2所示。其中,待采集信號(hào)時(shí)鐘Tx Clock,待采集數(shù)據(jù)使能信號(hào)Enable Signal,待采集數(shù)據(jù)總線Data Bus。FPGA內(nèi)部信號(hào)采集時(shí)鐘為Rx Clock,該時(shí)鐘為待采集時(shí)鐘的4倍。

  

  圖2

  采用脈沖邊沿檢測(cè)法,使用Rx Clock去采集Tx Clock,Rx Clock reg1和Rx Clock reg2分別為第一級(jí)和第二級(jí)Tx Clock鎖存信號(hào)。Tx Clock上升沿對(duì)應(yīng)的一個(gè)有效指示信號(hào)Tx Clock pos每個(gè)Tx Clock時(shí)鐘周期產(chǎn)生一個(gè)Rx Clock脈寬的有效高電平使能信號(hào)。從圖3中可以看到,此時(shí)若用Tx Clock pos作為FPGA內(nèi)部采樣使能信號(hào),雖然Tx Clock pos處于第7個(gè)Tx Clock,但是真正采集Data Bus其實(shí)已經(jīng)是第8個(gè)Tx Clock上升沿了。很明顯,第8個(gè)Tx Clock上升沿對(duì)準(zhǔn)的不是Data Bus的穩(wěn)定信號(hào)中央,數(shù)據(jù)很可能采集到錯(cuò)誤值。

  

  圖3

  因此,通過上面的分析,還是可以采取一些變通的方式來保證第8個(gè)Tx Clock上升沿采集到Data Bus的中央值。如圖4所示,采用同樣的方式對(duì)Data Bus做兩級(jí)信號(hào)鎖存,那么第8個(gè)Tx Clock上升沿就能夠在Data Bus reg2的中央采集數(shù)據(jù)了。這樣做只有一點(diǎn)小問題,相應(yīng)的需要多付出2組寄存器來鎖存Data Bus。

  

  圖4

異步FIFO采集法

  再說異步FIFO采集法,其實(shí)這種方法沒什么新奇,只不過充分利用異步FIFO的同步特性來完成跨時(shí)鐘域的數(shù)據(jù)交互。但是其中還是有幾個(gè)非常關(guān)鍵的要點(diǎn)需要提醒設(shè)計(jì)者注意,無論如何FIFO的輸入端數(shù)據(jù)和時(shí)鐘信號(hào)(包括控制信號(hào),如有效使能信號(hào)等)必須符合FIFO的數(shù)據(jù)鎖存有效建立和保持時(shí)間,這個(gè)最重要的條件除了需要靠數(shù)據(jù)源端來保證外,還需要靠數(shù)據(jù)鎖存端(FPGA內(nèi)部)設(shè)計(jì)者做好時(shí)序上的約束和分析,否則到源端再nice的波形恐怕都無法保證能夠可靠的被FIFO鎖存。

  異步FIFO的基本通訊時(shí)序波形如圖5所示。我們關(guān)心的是FIFO的寫入。由圖中不難發(fā)現(xiàn),寫入時(shí)鐘wrclk的每個(gè)上升沿會(huì)判斷寫入請(qǐng)求信號(hào)wrreq是否有效,若是有效則FIFO會(huì)相應(yīng)的鎖存當(dāng)前的寫入數(shù)據(jù)data。簡(jiǎn)單來看,從基本時(shí)序上分析,wrclk的上升沿需要對(duì)準(zhǔn)wrreq和data的中央,這是外部傳輸過來的源信號(hào)必須滿足的基本關(guān)系。無論如何,即便是絞盡腦汁,也要想辦法讓這個(gè)基本關(guān)系得到保證,否則,后面的rdclk、rdreq配合的再默契恐怕都不能得到穩(wěn)定的q輸出。

  

  圖5

  原型開發(fā)的前期,設(shè)計(jì)者必須首先驗(yàn)證寫入信號(hào)的關(guān)系,哪怕是不惜動(dòng)用示波器(⊙﹏⊙b汗,連示波器都沒有不要混了),源端給到FPGA輸入端口的信號(hào)很多時(shí)候不是那么盡善盡美的,實(shí)踐出真知,測(cè)試結(jié)果說了算。當(dāng)然了,實(shí)在沒有先進(jìn)武器又想打勝仗的朋友恐怕只有不停的用代碼測(cè)試采集到最穩(wěn)定的數(shù)據(jù)了,這有點(diǎn)碰運(yùn)氣的成分在里面,不是非常推薦。

  類似與開篇提到的應(yīng)用,特權(quán)同學(xué)的實(shí)際信號(hào)采集如圖6所示,把寫入時(shí)鐘Tx Clock和寫入請(qǐng)求信號(hào)Enable Signal都先用同步時(shí)鐘Rx Clock打了一拍,然后再輸入FIFO中,而數(shù)據(jù)總線Data Bus則直接送往FIFO。這樣從最終檢測(cè)來看,能夠保證時(shí)鐘的上升沿對(duì)準(zhǔn)數(shù)據(jù)和控制信號(hào)的中央,相對(duì)穩(wěn)定和安全的把數(shù)據(jù)送往FIFO中。

  

  圖6

  工程實(shí)踐中往往不是一招一式的生搬硬套理論,一定要抓住最關(guān)鍵的設(shè)計(jì)要點(diǎn),并采取各種有效的手段保證設(shè)計(jì)的實(shí)現(xiàn)。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動(dòng)創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場(chǎng)聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會(huì)——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場(chǎng)可編程門陣列(FPGA)憑借其開發(fā)時(shí)間短、成本效益高以及靈活的現(xiàn)場(chǎng)重配置與升級(jí)等諸多優(yōu)點(diǎn),被廣泛應(yīng)用于各種產(chǎn)品領(lǐng)域。從通信設(shè)備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門陣列 FPGA 數(shù)字電源

北京2025年8月6日 /美通社/ -- 亞馬遜云科技宣布,Anthropic最新一代模型Claude Opus 4.1與Claude Sonnet 4,現(xiàn)已在Amazon Bedrock全面上線。這批新型雙模推理模型支...

關(guān)鍵字: 模型 PIC 亞馬遜 CK

2025年8月4日 – 提供超豐富半導(dǎo)體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關(guān)鍵字: FPGA 邊緣計(jì)算 嵌入式應(yīng)用

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進(jìn)入體內(nèi),并對(duì)體內(nèi)器官或結(jié)構(gòu)進(jìn)行直接觀察和對(duì)疾病進(jìn)行診斷的醫(yī)療設(shè)備,一般由光學(xué)鏡頭、冷光源、光導(dǎo)纖維、圖像傳感器以及機(jī)械裝置等構(gòu)成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關(guān)鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運(yùn)用單片機(jī)和FPGA芯片作為主控制器件 , 單片機(jī)接收從PC機(jī)上傳過來的顯示內(nèi)容和顯示控制命令 , 通過命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號(hào)和同步的控制信號(hào)— 數(shù)據(jù)、時(shí)鐘、行同步和面同步 。FPGA芯...

關(guān)鍵字: 單片機(jī) FPGA LED顯示屏

上海2025年7月21日 /美通社/ -- 本文圍繞跨域時(shí)間同步技術(shù)展開,作為智能汽車 "感知-決策-執(zhí)行 -交互" 全鏈路的時(shí)間基準(zhǔn),文章介紹了 PTP、gPTP、CAN 等主流同步技術(shù)及特點(diǎn),并以...

關(guān)鍵字: 時(shí)鐘 時(shí)間同步 同步技術(shù) 智能汽車

北京 2025年7月16日 /美通社/ -- 中國企業(yè)出海正經(jīng)歷深刻轉(zhuǎn)型:不再只是把產(chǎn)品賣到海外,而是將研發(fā)、設(shè)計(jì)、生產(chǎn)、銷售、服務(wù)等全價(jià)值鏈帶到全球,實(shí)現(xiàn)真正的"全球本地化"。然而,在走向全球的過...

關(guān)鍵字: IBM 亞馬遜 BSP CK

在異構(gòu)計(jì)算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計(jì)算的關(guān)鍵架構(gòu)。本文基于FSPI(Fast Serial Peripheral Interface)四線模式,在150MHz時(shí)鐘頻率下實(shí)現(xiàn)10.5MB/s的可靠數(shù)據(jù)...

關(guān)鍵字: ARM FPGA FSPI

亞馬遜云科技計(jì)算和機(jī)器學(xué)習(xí)服務(wù)副總裁 David Brown 北京 2025年7月10日 /美通社/ -- 設(shè)想這樣一個(gè)系統(tǒng),它可以探索解決復(fù)雜問題的多種方法,依托對(duì)海量數(shù)據(jù)的理解——從科學(xué)數(shù)據(jù)集到源代碼,再到商...

關(guān)鍵字: NVIDIA 亞馬遜 GPU CK
關(guān)閉