日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當前位置:首頁 > 測試測量 > 測試測量
[導讀] 1971年,美國學者TIERNCY J、TADER C M和GOLD B在《A Digital Frequeney Synthesizer》一文中提出了以全數(shù)字技術(shù),從相位概念出發(fā)直接合成所需波形的一種新的頻率合成原理,稱之為直接數(shù)字頻率合成器DDS(Direct D

 1971年,美國學者TIERNCY J、TADER C M和GOLD B在《A Digital Frequeney Synthesizer》一文中提出了以全數(shù)字技術(shù),從相位概念出發(fā)直接合成所需波形的一種新的頻率合成原理,稱之為直接數(shù)字頻率合成器DDS(Direct Digitial Frequency Synthesis)[1]。這是頻率合成技術(shù)的一次重大革命,但限于當時微電子技術(shù)和數(shù)字信號處理技術(shù)的限制,DDS并沒有得到足夠的重視。隨著現(xiàn)代超大規(guī)模集成電路集成工藝的高速發(fā)展,數(shù)字頻率合成技術(shù)得到了質(zhì)的飛躍,它在相對帶寬、頻率轉(zhuǎn)換時間、相位連續(xù)性、正交輸出、高分辨率以及集成化等一系列性能指標方面,已遠遠超過了傳統(tǒng)頻率合成技術(shù)所能達到的水平。因此廣泛用于通信、宇航、遙控遙測、儀器儀表等各項電子領(lǐng)域[1-2]。

目前實現(xiàn)DDS的技術(shù)方案大致分為兩種,一是用專用的DDS芯片來實現(xiàn)。常用的DDS芯片有ADI公司的AD9xxx系列,如其中的AD9913,它具有高達100 MHz的模擬輸出,內(nèi)部集成一個10位的D/A轉(zhuǎn)換器,頻率分辨率≥0.058 Hz,相調(diào)諧分辨率為0.022°[3]。另一種是用FPGA來實現(xiàn)。可編程的FPGA器件具有內(nèi)部資源豐富、處理速度快、可在系統(tǒng)內(nèi)編程并有強大的EDA設計軟件支持等特點。因此,基于FPGA的設計相對于專用DDS芯片,可使電路設計更加靈活、提高系統(tǒng)的可靠性、縮短設計周期、降低成本。所以,采用FPGA設計的DDS系統(tǒng)具有很高的性價比。

1 DDS基本原理

直接數(shù)字頻率合成的理論依據(jù)是采樣定理,即先對一個完整周期的正弦波進行N點采樣,然后把采樣點存儲在ROM中構(gòu)成一個查找表,頻率合成時,相位累加器在參考時鐘的作用下控制ROM中數(shù)據(jù)的輸出。ROM的輸出經(jīng)過D/A轉(zhuǎn)換,將一個階梯化的信號(即采樣信號)通過一個理想的低通濾波器,就得到符合要求的模擬信號。

DDS的基本結(jié)構(gòu)如圖1所示,主要由相位累加器、相位調(diào)制器、波形ROM查找表、DAC和低通濾波器(LPF)構(gòu)成。其中相位累加器、相位調(diào)制器、波形ROM查找表是DDS結(jié)構(gòu)中的數(shù)字部分,由于具有數(shù)控頻率合成的功能,又合稱為NCO(Numerically Controlled Oscillators)。

2 DDS波形發(fā)生器的系統(tǒng)設計

本系統(tǒng)分為軟件設計和硬件設計兩部分,軟件部分主要是基于FPGA的程序設計,硬件部分包括D/A轉(zhuǎn)換和低通濾波器設計。

2.1 VHDL程序設計

2.1.1 定制波形數(shù)據(jù)文件

在設計DDS信號源之前,先建立一個儲存波形數(shù)據(jù)的ROM,儲存波形數(shù)據(jù)文件有.mif和.hex兩種格式。.mif和.hex格式的文件可以用Quartuas II建立,也可以用Quartuas II以外的編輯器設計,如MATLAB、C語言等。本系統(tǒng)的ROM文件一個周期有1 024個點的正弦波數(shù)據(jù)、10 bit地址線和10 bit數(shù)據(jù)線。

2.2 相關(guān)電路設計

2.2.1 D/A轉(zhuǎn)換電路

位于波形輸出ROM后的D/A單元,是將數(shù)字量形式的波形幅值轉(zhuǎn)換成所要求的合成頻率的模擬量形式信號[4]。由于儲存波形的ROM具有10 bit的輸出,所以采用10 bit的DAC將FPGA輸出的數(shù)字信號轉(zhuǎn)換成模擬信號。本系統(tǒng)采用ADI公司的10 bit COMS數(shù)模轉(zhuǎn)換芯片AD5432,AD5432的驅(qū)動電壓為3 V~5.5 V,具有50 MHz的串行接口、10 MHz的乘法帶寬、2.5 MS/s的更新速率,采用±10 V的參考輸入,輸出為電流[5]。

2.2.2 濾波電路

經(jīng)由DAC的輸出信號實際上是階梯模擬信號, 需利用低通濾波器濾除波形的雜波,并進行平滑處理。由于本系統(tǒng)的最高輸出頻率為10 MHz,所以選取的低通濾波器的截止頻率也應為10 MHz。為了減少系統(tǒng)體積,節(jié)省設計時間,提高系統(tǒng)的可靠性,本系統(tǒng)選用凌特公司LT6600-10低通濾波器。LT6600-10內(nèi)集成了一個全差分放大器和一個近似于切比雪夫響應的四階10 MHz低通濾波器,差分增益由兩個外部電阻設置[6],其基本連接方式如圖3所示。

3 實驗仿真與分析

實驗中所用的FPGA芯片為Altera公司的Cyclone III系列,Cyclone III是Altera公司的首款65 nm低成本FPGA,含有5 K~120 K邏輯單元(LE),288個數(shù)字信號處理(DSP)乘法器,存儲器達到4 Mbit。Cyclone III系列比前一代產(chǎn)品每邏輯單元成本降低20%,使設計人員能夠更多地在成本敏感的應用中使用FPGA。系統(tǒng)所用的測試頻率(參考頻率)為50 MHz,調(diào)試好系統(tǒng),使系統(tǒng)的輸出從1 kHz~10 MHz遞增,并改變輸出波形的相位,輸出波形的相位變化范圍為0°~360°。經(jīng)示波器測試,系統(tǒng)的輸出波形形狀良好,輸出波形的實測頻率與理論計算值的絕對誤差小于0.1%,滿足設計要求,有較好的實用價值。圖4為實驗的輸出波形。

產(chǎn)生測試信號的儀器統(tǒng)稱為信號源,也稱為信號發(fā)生器,它用于產(chǎn)生被測電路所需特定參數(shù)的電測試信號。信號發(fā)生器用途非常廣泛,科學實驗、產(chǎn)品研發(fā)、生產(chǎn)維修、IC芯片測試中都能見到它的身影,目前市場上大部分信號發(fā)生器多采用DDS頻率直接合成技術(shù)。盡管基于FPGA的DDS信號發(fā)生器應用廣泛,較傳統(tǒng)的信號源有許多優(yōu)點,但是由于DDS數(shù)字化實現(xiàn)的固有特點,決定了其輸出頻譜雜散較大,又由于DDS內(nèi)部DAC和ROM的工作速度的限制,使得DDS信號源的最高輸出頻率受限[7]。不過,隨著DDS技術(shù)的不斷完善和發(fā)展,其頻譜雜散、最高輸出頻率的性能指標將得到優(yōu)化,未來將有越來越多的信號發(fā)生器采用DDS技術(shù),所以說對DDS進行研究具有很好的現(xiàn)實意義。

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場聚焦FPGA技術(shù)與產(chǎn)業(yè)應用的盛會——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場可編程門陣列(FPGA)憑借其開發(fā)時間短、成本效益高以及靈活的現(xiàn)場重配置與升級等諸多優(yōu)點,被廣泛應用于各種產(chǎn)品領(lǐng)域。從通信設備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門陣列 FPGA 數(shù)字電源

2025年8月4日 – 提供超豐富半導體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關(guān)鍵字: FPGA 邊緣計算 嵌入式應用

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進入體內(nèi),并對體內(nèi)器官或結(jié)構(gòu)進行直接觀察和對疾病進行診斷的醫(yī)療設備,一般由光學鏡頭、冷光源、光導纖維、圖像傳感器以及機械裝置等構(gòu)成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關(guān)鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運用單片機和FPGA芯片作為主控制器件 , 單片機接收從PC機上傳過來的顯示內(nèi)容和顯示控制命令 , 通過命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號和同步的控制信號— 數(shù)據(jù)、時鐘、行同步和面同步 。FPGA芯...

關(guān)鍵字: 單片機 FPGA LED顯示屏

在異構(gòu)計算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計算的關(guān)鍵架構(gòu)。本文基于FSPI(Fast Serial Peripheral Interface)四線模式,在150MHz時鐘頻率下實現(xiàn)10.5MB/s的可靠數(shù)據(jù)...

關(guān)鍵字: ARM FPGA FSPI

在全球FPGA市場被Xilinx(AMD)與Intel壟斷的格局下,國產(chǎn)FPGA廠商高云半導體通過構(gòu)建自主IP核生態(tài)與智能時序約束引擎,走出差異化高端化路徑。本文深入解析高云半導體FPGA工具鏈的兩大核心技術(shù)——全棧IP...

關(guān)鍵字: FPGA 高云半導體

2025年6月12日,由安路科技主辦的2025 FPGA技術(shù)沙龍在南京正式召開,深圳市米爾電子有限公司(簡稱:米爾電子)作為國產(chǎn)FPGA的代表企業(yè)出席此次活動。米爾電子發(fā)表演講,并展出米爾基于安路飛龍派的核心板和解決方案...

關(guān)鍵字: FPGA 核心板 開發(fā)板
關(guān)閉