日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁(yè) > 消費(fèi)電子 > 消費(fèi)電子
[導(dǎo)讀]1. 背景數(shù)字信號(hào)處理是現(xiàn)代通信、雷達(dá)和電子對(duì)抗設(shè)備的重要組成部分。在實(shí)際應(yīng)用中,利用數(shù)字信號(hào)處理技術(shù)對(duì)接收數(shù)據(jù)進(jìn)行處理,不僅可以實(shí)現(xiàn)高精準(zhǔn)的目標(biāo)定位和目標(biāo)跟蹤,還

1. 背景

數(shù)字信號(hào)處理是現(xiàn)代通信、雷達(dá)和電子對(duì)抗設(shè)備的重要組成部分。在實(shí)際應(yīng)用中,利用數(shù)字信號(hào)處理技術(shù)對(duì)接收數(shù)據(jù)進(jìn)行處理,不僅可以實(shí)現(xiàn)高精準(zhǔn)的目標(biāo)定位和目標(biāo)跟蹤,還能夠?qū)⒛繕?biāo)識(shí)別、目標(biāo)成像、精確制導(dǎo)、電子對(duì)抗等功能進(jìn)行拓展,實(shí)現(xiàn)多種業(yè)務(wù)的一體化集成。

在現(xiàn)代雷達(dá)系統(tǒng)中,隨著有源相控陣和數(shù)字波束形成(DBF)技術(shù)的廣泛應(yīng)用,接收前端存在大量的數(shù)據(jù)需要并行處理,并需要保證高性能和低延遲的特點(diǎn)。雷達(dá)日益復(fù)雜的應(yīng)用環(huán)境,讓雷達(dá)系統(tǒng)具備自適應(yīng)于探測(cè)目標(biāo)和環(huán)境的能力,數(shù)字信號(hào)處理部分也需要使用多種更加復(fù)雜的算法,并且可以做到算法模塊化,以及通過軟件配置功能模塊的參數(shù),實(shí)現(xiàn)軟件定義的功能。更大的數(shù)據(jù)處理帶寬能夠使雷達(dá)獲得更高的分辨率,更高的工作頻率使得雷達(dá)可以小型化,能夠在更小的平臺(tái)上安裝,這樣對(duì)于硬件平臺(tái)實(shí)現(xiàn)也有低功耗的要求。

電子對(duì)抗設(shè)備中,可以在最短的時(shí)間內(nèi)對(duì)多個(gè)威脅目標(biāo)進(jìn)行快速分析和響應(yīng),同樣需要數(shù)字信號(hào)處理的相關(guān)算法具備高實(shí)時(shí),高動(dòng)態(tài)范圍和自適應(yīng)的特點(diǎn)。如何在寬頻噪聲的環(huán)境中尋找到目標(biāo)的特征數(shù)據(jù),如何在寬帶范圍內(nèi)制造虛假目標(biāo)實(shí)現(xiàn)全覆蓋,數(shù)字信號(hào)的處理性能是至關(guān)重要的設(shè)計(jì)因素。

加速云的SC-OPS和SC-VPX產(chǎn)品,針對(duì)5G通信和雷達(dá)的數(shù)字信號(hào)處理的要求,結(jié)合Intel最新14nm工藝的Stratix10 FPGA系列,提供了一套完整的硬件和軟件相結(jié)合的解決方案。SC-OPS產(chǎn)品作為單獨(dú)的硬件加速卡,通過PCIe插卡的方式實(shí)現(xiàn)與主機(jī)的通信功能,還可以通過多卡級(jí)聯(lián)的方式實(shí)現(xiàn)數(shù)字信號(hào)的分布式處理方案。SC-VPX產(chǎn)品是由FPGA業(yè)務(wù)單板、主控板和機(jī)箱組成的VPX系統(tǒng)。借助于FPGA可編程的特性,加速云提供了高性能數(shù)學(xué)加速庫(kù)FBLAS和FFT的RTL級(jí)IP,具有高性能和算法參數(shù)可配置的特點(diǎn)實(shí)現(xiàn)了多重信號(hào)分類(MUSIC)和自適應(yīng)數(shù)字波束形成(ADBF)的核心算法,提高了5G通信和雷達(dá)在對(duì)抗干擾方面的性能。為了方便客戶使用高層語(yǔ)言開發(fā),加速云提供基于FPGA完整的OpenCL異構(gòu)開發(fā)環(huán)境,快速實(shí)現(xiàn)用戶自定義的信號(hào)處理加速方案。

 

 

圖1. 加速云SC-OPS和SC-VPX產(chǎn)品

2. 方案組成

2.1 基于SC-OPS產(chǎn)品的系統(tǒng)架構(gòu)圖

 

 

基于SC-OPS產(chǎn)品的系統(tǒng)分別由硬件資源層,算法實(shí)現(xiàn)層和應(yīng)用層三部分組成。

SC-OPS加速卡作為主要的硬件平臺(tái),采用IntelStratix10 GX2800 FPGA器件,集成2753KLE資源和9.2TFLOPS單精度浮點(diǎn)計(jì)算能力。單板支持2個(gè)40/100G光口或電口,支持板間通信以及設(shè)備間級(jí)聯(lián)。板卡支持8個(gè)DDR4-2400MHz 72bits位寬的內(nèi)存通道(ES支持2133MHz),以及PCIeGen3 16Lane的主處理器通信接口。

通過在主機(jī)內(nèi)插入一張或多張SC-OPS加速卡的形式,可以實(shí)現(xiàn)不同性能的硬件集成。以一機(jī)八卡服務(wù)器為例,整機(jī)具備73.6TFLOPS的單精度浮點(diǎn)計(jì)算能力,并具有納秒級(jí)低延時(shí)特性,可應(yīng)用于高性能的數(shù)字信號(hào)處理的解決方案。加速云在算法實(shí)現(xiàn)層提供了基于FPGA邏輯實(shí)現(xiàn)的高性能數(shù)學(xué)加速庫(kù)FBLAS,F(xiàn)FT,MUSIC和ADBF核心算法,以上功能模塊都是以IP形式提供,并提供相應(yīng)的API接口函數(shù),通過PCIe接口實(shí)現(xiàn)在應(yīng)用層的調(diào)用,從而可以搭建軟件定義雷達(dá)系統(tǒng),實(shí)現(xiàn)超高性能高靈活的雷達(dá)仿真平臺(tái)。對(duì)于更加關(guān)注于自定義算法實(shí)現(xiàn)的用戶來說,加速云還可以支持面向OpenCL的FPGA異構(gòu)平臺(tái)開發(fā)環(huán)境,提供了SC-OPS板卡對(duì)應(yīng)的BSP,用戶只需要自行編寫OpenCL Kernel和Host程序,即可以快速的實(shí)現(xiàn)相關(guān)算法的二次開發(fā)。

2.2 基于SC-VPX產(chǎn)品的系統(tǒng)架構(gòu)圖

 

  基于SC-VPX產(chǎn)品的系統(tǒng),與SC-OPS相比,區(qū)別在于硬件平臺(tái)實(shí)現(xiàn)。SC-VPX系統(tǒng)由5塊FPGA業(yè)務(wù)單板,1塊X86主控板和6U標(biāo)準(zhǔn)VPX機(jī)箱組成。其中FPGA業(yè)務(wù)單板采用板載XEON-DX86主控和1~2片Stratix10 GX2800 FPGA器件的方案,集成2753K*2 LE資源和9.2 *2 TFLOPS單精度浮點(diǎn)計(jì)算能力。每片F(xiàn)PGA支持4個(gè)DDR4-2400MHz 72bits位寬的內(nèi)存通道。前面板支持8個(gè)17.5Gbps光口,背板提供32個(gè)10.3125Gbps的高速接口,支持業(yè)務(wù)單板之間的全mesh高速互聯(lián)網(wǎng)絡(luò),X86主控板與業(yè)務(wù)單板之間采用PCIe和GE的雙控通信方案。

 

用戶可以選擇加速云提供的主控板和多塊FPGA業(yè)務(wù)單板,整機(jī)最高可以支持92TFLOPS單精度浮點(diǎn)處理能力,配合相關(guān)算法IP,實(shí)現(xiàn)多種數(shù)字信號(hào)處理的算法或者分布式實(shí)現(xiàn)大容量數(shù)據(jù)處理的算法。由于SC-VPX整套系統(tǒng)都是符合OpenVPX的標(biāo)準(zhǔn),用戶可以添加其他各種功能板卡,包括AD/DA板、RapidIO交換板、存儲(chǔ)板等,結(jié)合加速云的主控板和FPGA業(yè)務(wù)單板,組建成一套完整的信號(hào)接收處理雷達(dá)系統(tǒng),無(wú)論是應(yīng)用于相關(guān)產(chǎn)品還是科研,都可以幫助用戶實(shí)現(xiàn)系統(tǒng)級(jí)的解決方案。

3. 系統(tǒng)優(yōu)勢(shì)

3.1優(yōu)異的能效比

能效比是評(píng)估數(shù)字信號(hào)處理時(shí)一個(gè)關(guān)鍵的指標(biāo),即GFLOPS per Watt。表1中羅列了各類設(shè)備平臺(tái)的數(shù)字信號(hào)處理能力的能效比,加速云采用IntelStratix10 FPGA的方案具備最優(yōu)的能效比。

3.2 FPGA IO靈活可編程

FPGA最大的特點(diǎn)在于IO可編程,可以提供各種高速和低速IO的協(xié)議標(biāo)準(zhǔn),匹配用戶實(shí)現(xiàn)多樣系統(tǒng)互聯(lián)的要求。比如SC-OPS板卡的2個(gè)高速互聯(lián)接口,分別可以配置為40GE,100GE或SRIO的標(biāo)準(zhǔn)。SC-VPX FPGA業(yè)務(wù)單板的背板提供32個(gè)10.3125Gbps的高速接口支持與背板間的全mesh網(wǎng)絡(luò)接口,分別可以配置為10GE,40GE或SRIO的標(biāo)準(zhǔn)。

3.3高性能的算法IP

加速云基于FPGA平臺(tái)上提供了數(shù)字信號(hào)處理相關(guān)算法的IP,IP的性能決定了數(shù)字信號(hào)處理系統(tǒng)的性能,包括動(dòng)態(tài)范圍,信號(hào)損耗,信噪比,延時(shí)等因素。

以信號(hào)處理中常用的FFT傅里葉變換為例,相比最新的DSP平臺(tái),加速云提供的RTL級(jí)IP,使用FPGA符合IEEE 754標(biāo)準(zhǔn)的單精度浮點(diǎn)數(shù)字信號(hào)處理(DSP)單元,可以實(shí)現(xiàn)更低的計(jì)算時(shí)間。

以下是加速云提供的基于FPGA實(shí)現(xiàn)高性能數(shù)學(xué)加速庫(kù)FBLAS的相關(guān)性能??梢钥闯?,借助FPGA天然的并行處理的優(yōu)勢(shì),加速云提供的算法IP,可以幫助用戶實(shí)現(xiàn)數(shù)字信號(hào)處理系統(tǒng)的快速優(yōu)化,極大縮短了用戶產(chǎn)品Time-to-Market的時(shí)間。

3.4完整的OpenCL異構(gòu)開發(fā)環(huán)境

加速云SC-OPS和SC-VPX產(chǎn)品都可以支持面向OpenCL的FPGA異構(gòu)平臺(tái)開發(fā)環(huán)境,提供全面的數(shù)學(xué)庫(kù)支持,解決了傳統(tǒng)FPGA遇到的時(shí)序收斂、DDR存儲(chǔ)器管理以及PCIe主處理器接口等難題。另外加速云也支持將高性能算法IP作為定制化組件,與OpenCLKernel集成在一起,提供靈活的算法配置解決方案。

4. 應(yīng)用案例

4.1多重信號(hào)分類(MUSIC)

MUSIC算法是經(jīng)典的空間譜估計(jì)算法,實(shí)現(xiàn)波達(dá)方向估計(jì)(DOA)的相關(guān)應(yīng)用。在電子偵察和電子對(duì)抗等對(duì)實(shí)時(shí)性要求嚴(yán)格的領(lǐng)域中,如何選用合適的平臺(tái)實(shí)現(xiàn)并滿足系統(tǒng)的響應(yīng)處理速度,成為了設(shè)計(jì)者頗為頭疼的問題。整個(gè)MUSIC算法計(jì)算復(fù)雜度和靈活度都很大,而且電子對(duì)抗系統(tǒng)都有浮點(diǎn)處理的要求,所以大多用戶會(huì)采用DSP處理器的方案,處理時(shí)間停留在ms量級(jí)。加速云采用Intel集成全新浮點(diǎn)計(jì)算單元的FPGA,全硬件實(shí)現(xiàn)了基于MUSIC算法的空間譜估計(jì)DOA全部算法(MUSIC算法是基于加速云高性能數(shù)學(xué)加速庫(kù)FBLAS搭建的,所有組成IP都可以單獨(dú)調(diào)用)。相比DSP處理器,極大提升了MUSIC算法的實(shí)時(shí)性,超過10倍以上的性能改進(jìn)。

 

 

圖4. FPGA實(shí)現(xiàn)MUSIC算法的處理流程

MUSIC算法實(shí)現(xiàn)的相關(guān)性能如下:

特征值和特征向量的數(shù)值相對(duì)Matlab中EIG函數(shù)計(jì)算結(jié)果的偏差均小于10-5

算法實(shí)現(xiàn)以單精度浮點(diǎn)為主,結(jié)合部分雙精度浮點(diǎn)

全部處理時(shí)間<120us(TI6678的處理時(shí)間是ms級(jí))

4.2自適應(yīng)數(shù)字波束形成(ADBF)

隨著有源相控陣?yán)走_(dá)的廣泛應(yīng)用,如何有效增強(qiáng)期望信號(hào)和抑制無(wú)用信號(hào),也是設(shè)計(jì)者需要考慮的問題。ADBF技術(shù)利用天線陣元的采樣數(shù)據(jù),自適應(yīng)更新信號(hào)的權(quán)值,使陣列天線形成特定的期望形狀。由于天線陣元通道數(shù)量大,需要實(shí)現(xiàn)海量數(shù)據(jù)的計(jì)算,相關(guān)平臺(tái)實(shí)現(xiàn)必須具有高集成度、高數(shù)據(jù)吞吐率和高數(shù)據(jù)并行計(jì)算的特點(diǎn)。

圖5. DBF原理示意圖

 

 

加速云借助高性能數(shù)學(xué)加速庫(kù)FBLAS,通過高維數(shù)的矩陣求逆的算法,完全在FPGA內(nèi)實(shí)現(xiàn)了ADBF的算法。

ADBF算法實(shí)現(xiàn)的相關(guān)性能如下:

 

 

圖6.方位維天線方向圖 俯仰維天線方向圖

算法名稱 數(shù)據(jù)格式 性能指標(biāo)(單拍) 性能指標(biāo)(連續(xù)) 功耗

方位維運(yùn)算 FP32 455us 245us 30W

俯仰維運(yùn)算 FP32 335us 148us 30W

5. 結(jié)論

通過參與了國(guó)內(nèi)眾多實(shí)際雷達(dá)數(shù)字信號(hào)處理相關(guān)產(chǎn)品或是科研的研發(fā)和技術(shù)合作,加速云累計(jì)了大量的經(jīng)驗(yàn),在此基礎(chǔ)上推出的SC-OPS和SC-VPX產(chǎn)品及高性能數(shù)學(xué)加速庫(kù)FBLAS、多重信號(hào)分類(MUSIC)、自適應(yīng)數(shù)字波束形成(ADBF)等IP庫(kù),可以幫助用戶實(shí)現(xiàn)系統(tǒng)級(jí)的解決方案。通過持續(xù)推出高密度高性能硬件平臺(tái),高性能RTL級(jí)加速IP,配合高性能分布式軟件搭建高性能、低延時(shí)靈活配置的軟件定義平臺(tái),推動(dòng)了雷達(dá)和電子對(duì)抗設(shè)備向更先進(jìn)設(shè)備的演變。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

一直以來,單片機(jī)都是大家的關(guān)注焦點(diǎn)之一。因此針對(duì)大家的興趣點(diǎn)所在,小編將為大家?guī)韱纹瑱C(jī)的相關(guān)介紹,詳細(xì)內(nèi)容請(qǐng)看下文。

關(guān)鍵字: 單片機(jī) 數(shù)字信號(hào) 模擬信號(hào)

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動(dòng)創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場(chǎng)聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會(huì)——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場(chǎng)可編程門陣列(FPGA)憑借其開發(fā)時(shí)間短、成本效益高以及靈活的現(xiàn)場(chǎng)重配置與升級(jí)等諸多優(yōu)點(diǎn),被廣泛應(yīng)用于各種產(chǎn)品領(lǐng)域。從通信設(shè)備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無(wú)處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門陣列 FPGA 數(shù)字電源

2025年8月4日 – 提供超豐富半導(dǎo)體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關(guān)鍵字: FPGA 邊緣計(jì)算 嵌入式應(yīng)用

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進(jìn)入體內(nèi),并對(duì)體內(nèi)器官或結(jié)構(gòu)進(jìn)行直接觀察和對(duì)疾病進(jìn)行診斷的醫(yī)療設(shè)備,一般由光學(xué)鏡頭、冷光源、光導(dǎo)纖維、圖像傳感器以及機(jī)械裝置等構(gòu)成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關(guān)鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

存儲(chǔ)器是一種用于存儲(chǔ)數(shù)據(jù)的集成電路。存儲(chǔ)器的架構(gòu)可以分為靜態(tài)隨機(jī)存取存儲(chǔ)器(SRAM)和動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器(DRAM)等類型。

關(guān)鍵字: 數(shù)字信號(hào)

運(yùn)用單片機(jī)和FPGA芯片作為主控制器件 , 單片機(jī)接收從PC機(jī)上傳過來的顯示內(nèi)容和顯示控制命令 , 通過命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號(hào)和同步的控制信號(hào)— 數(shù)據(jù)、時(shí)鐘、行同步和面同步 。FPGA芯...

關(guān)鍵字: 單片機(jī) FPGA LED顯示屏

在數(shù)字信號(hào)處理領(lǐng)域,濾波器是不可或缺的核心組件,其作用是對(duì)信號(hào)進(jìn)行篩選,保留有用成分并去除干擾。其中,F(xiàn)IR(Finite Impulse Response,有限脈沖響應(yīng))濾波器和 IIR(Infinite Impuls...

關(guān)鍵字: 數(shù)字信號(hào) 濾波器 脈沖響應(yīng)

模擬數(shù)字轉(zhuǎn)換器即A/D轉(zhuǎn)換器,或簡(jiǎn)稱ADC,通常是指一個(gè)將模擬信號(hào)轉(zhuǎn)變?yōu)閿?shù)字信號(hào)的電子元件。

關(guān)鍵字: 數(shù)字信號(hào)

在異構(gòu)計(jì)算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計(jì)算的關(guān)鍵架構(gòu)。本文基于FSPI(Fast Serial Peripheral Interface)四線模式,在150MHz時(shí)鐘頻率下實(shí)現(xiàn)10.5MB/s的可靠數(shù)據(jù)...

關(guān)鍵字: ARM FPGA FSPI
關(guān)閉