日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁 > 電源 > 數(shù)字電源
[導(dǎo)讀]PCB板在焊接后可能存在元器件的開路、短路、漏焊等故障,所以需要在不將元器件焊離PCB板的情況下設(shè)計一種在線測試。本文研究了一種電容在線測試方法,并以向FPGA內(nèi)植入Nios II軟核作為控制器,以控制信號源的發(fā)生與測試檔位的自動切換。實驗證明了該測試方法的可行性及較高的精準(zhǔn)度,達(dá)到了設(shè)計目的。

0 引言

PCB在焊接完成后,需要對其元器件進(jìn)行測試,傳統(tǒng)的方法是將其焊離PCB板后測試,但該方法不僅麻煩、效率低,并且容易損傷電路板而極不實用;另一方法就是人工結(jié)合機(jī)器進(jìn)行測試,但這需要測試人員有一定的經(jīng)驗,也給測試帶來了一定的不確定性,使得測試結(jié)果的精準(zhǔn)度無法達(dá)到現(xiàn)代電路板的可靠性要求。所以,本文研究了一種可行的、簡單實用及高精度的電容在線測試電路。另外,隨著EDA技術(shù)的快速發(fā)展,FPGA以其高集成度、高可靠性及靈活性等特點正在快速成為數(shù)字系統(tǒng)開發(fā)平臺,在多種領(lǐng)域都有非常廣闊的應(yīng)用前景。本設(shè)計結(jié)合上述兩特點,設(shè)計了一種基于向FPGA內(nèi)植入Nios II嵌入式軟核作為控制器的電容在線測試電路。

1.測試原理

在線測試的基本思想是應(yīng)用電氣隔離技術(shù),將被測元器件在電氣上和與其相連的元件隔離,進(jìn)而一一檢測PCB板上的每一個元件。隔離方法如圖1所示。

 

 

設(shè)待測元件為Zx,周圍與之相連的元件阻抗等效為Z1、Z2,并將其另一端與測試電路同地。因為運(yùn)放正向輸入端接地,根據(jù)“虛地”原則,Z2兩端等電位,都為地,即Z2被隔離;另外Vi為理想電壓源時,內(nèi)阻為零,Z1可視為電壓源的輸出負(fù)載,不影響Zx上電壓降,即Z1也被隔離。即:

 

 

可見,只要確定輸入,測得輸出結(jié)果,就可計算出被測元件的大小。

2.電容測試電路的硬件設(shè)計

電容在線測試的硬件電路如圖2所示。

 

 

R2、C1和U1共同構(gòu)成一個反向積分器,為減少運(yùn)放振蕩的可能性,所以采用反向輸入。R1的作用是使有內(nèi)部相位補(bǔ)償?shù)倪\(yùn)放開環(huán)特性與積分電路的頻率特性相同,保證一定頻率范圍內(nèi)開環(huán)增益與頻率無關(guān)。Header2為被測電容的接入插槽。

Z1、Z2是與被測電容相連的干擾阻抗。被測電容同U2和R8-11一起構(gòu)成微分電路。小阻值R3起限制輸入電流的作用,亦即限制了R8-11中的電流。小容量C2起相位補(bǔ)償作用,提高電路的穩(wěn)定性。

另外,在器件的選擇上,運(yùn)放選用LM318,對于C1和C2,應(yīng)選用絕緣電阻大的薄膜電容,不宜用鋁電容或鉭電容,本設(shè)計選用的是聚丙烯電容。

當(dāng)Vi為一正弦信號時,積分器的輸出為:

 

可見,在正弦信號的激勵下,R8-11選擇合適,就能得到正比于被測電容Cx的輸出電壓Vv_out,繼而可以算出被測電容值。[!--empirenews.page--]

3.信號源電路

電容測試需要在測試電路輸入端加交流信號,并且要求頻率可調(diào)。本文采用DDS專用芯片AD9850進(jìn)行交流信號源的設(shè)計。AD9850內(nèi)部有40位控制字,其中32位用于頻率控制,5位用于相位控制,1位用于電源休眠控制,2位用于選擇工作方式。這40位控制字可以通過并行或串行方式接入到控制器FPGA,本文采用串行裝載控制字,以節(jié)約I/O口,圖3為控制字的串行加載時序圖。

 

 

串行輸入方式,在W_CLK上升沿把數(shù)據(jù)位D7的一位數(shù)據(jù)串行輸入,當(dāng)輸入40位后,用一個FQ_UD脈沖即可更新輸出頻率和相位。圖4為DDS硬件電路圖。

 

 

其中,D0~D7為八位數(shù)據(jù)輸入端口,給內(nèi)部寄存器裝入40位控制數(shù)據(jù),本文采用串行輸入,所以只用到D7位與FPGA相連;CLKIN為外部參考時鐘輸入,本設(shè)計采用100M外部時鐘輸入;W_CLK為字輸入信號,上升沿有效;FQ_UD為頻率更新控制信號,時鐘上升沿確認(rèn)輸入數(shù)據(jù)有效;VINP和VINN分別為內(nèi)部比較器的正負(fù)輸入端;IOUT為內(nèi)部DAC輸出端;IOUTB為“互補(bǔ)”DAC輸出端;AVDD和DVDD采用+5V供電。IOUT輸出信號經(jīng)過濾波器后作為測試電路的激勵信號。

4.測試結(jié)果與結(jié)論

經(jīng)過上述系統(tǒng)設(shè)計,試驗測得的結(jié)果如表1所示。

 

 

結(jié)果中*表示數(shù)據(jù)不停變化或者結(jié)果超出量程。

通過上述實測值與標(biāo)準(zhǔn)值的比較可以看出本文設(shè)計的由FPGA控制的電容在線測試系統(tǒng)具有多量程自動選擇,測試精度高,使用方便等特點,測試范圍達(dá)到0.01μF~3μF.經(jīng)理論分析和試驗證明,該設(shè)計具有很強(qiáng)的實用性和可靠性。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

這些器件可降低工業(yè)和醫(yī)療應(yīng)用中高壓發(fā)生器的功率損耗

關(guān)鍵字: 電容 高壓發(fā)生器 脈沖激光器

本文針對具有快速瞬態(tài)變化和噪聲敏感特性的負(fù)電壓軌應(yīng)用,提出了一種反相降壓-升壓解決方案。其中采用了一款單芯片降壓轉(zhuǎn)換器,在反相降壓-升壓(IBB)拓?fù)浣Y(jié)構(gòu)中融入了Silent Switcher? 3(SS3)技術(shù)。此解決...

關(guān)鍵字: 降壓轉(zhuǎn)換器 電容 電感

電容,作為電路設(shè)計中不可或缺的器件,以其獨特的功能和廣泛的用途,在電子領(lǐng)域扮演著舉足輕重的角色。它不僅是一種無源元件,更在多個方面發(fā)揮著關(guān)鍵作用,如旁路、去耦、濾波以及儲能等。

關(guān)鍵字: 電容

本文中,小編將對平行板電容傳感器予以介紹,如果你想對它的詳細(xì)情況有所認(rèn)識,或者想要增進(jìn)對它的了解程度,不妨請看以下內(nèi)容哦。

關(guān)鍵字: 傳感器 電容 電容傳感器

集成電路作為將多個電子元件集成在一起的芯片器件,雖然功能強(qiáng)大但較為脆弱。高溫環(huán)境可能導(dǎo)致集成電路參數(shù)漂移、耐久性下降和內(nèi)部缺陷暴露等不良影響。

關(guān)鍵字: 電容 電阻

電容式觸摸感應(yīng)技術(shù)是一種廣泛應(yīng)用于現(xiàn)代觸摸屏設(shè)備中的技術(shù),如智能手機(jī)、平板電腦、電腦觸摸板等。其原理基于電容的變化來檢測和感應(yīng)觸摸操作。以下是對電容式觸摸感應(yīng)技術(shù)原理的詳細(xì)闡述,旨在以清晰、結(jié)構(gòu)化的方式呈現(xiàn)相關(guān)信息。

關(guān)鍵字: 電容 傳感器

環(huán)境應(yīng)力篩選試驗(ESS試驗)是考核產(chǎn)品整機(jī)質(zhì)量的常用手段。在ESS試驗中,隨機(jī)振動的應(yīng)力旨在考核產(chǎn)品在結(jié)構(gòu)、裝配、應(yīng)力等方面的缺陷。體積較大的電容,在焊接后,如果沒有施加單獨的處理措施,在振動試驗時容易發(fā)生引腳斷裂的問...

關(guān)鍵字: 電容 元器件

在電子電路中,電容器是一種重要的元件,其功能是儲存和釋放電能。在眾多類型的電容器中,固態(tài)電容和普通電容是兩種常見的選擇。雖然它們在功能上有很多相似之處,但它們的構(gòu)造、性能和應(yīng)用領(lǐng)域卻存在顯著差異。

關(guān)鍵字: 電容器 電容

電容作為電子設(shè)備中不可或缺的元件,其性能的好壞直接影響到整個設(shè)備的運(yùn)行穩(wěn)定性。因此,對于電子愛好者而言,掌握電容測量好壞的方法至關(guān)重要。

關(guān)鍵字: 電容 元器件

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開發(fā)板
關(guān)閉