日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁(yè) > 電源 > 數(shù)字電源
[導(dǎo)讀]  卷積碼是廣泛應(yīng)用于衛(wèi)星通信、無(wú)線通信等各種通信系統(tǒng)的信道編碼方式。Viterbi算法是一種最大似然譯碼算法。在碼的約束度較小時(shí),它比其它概率譯碼算法效率更高、速度更

  卷積碼是廣泛應(yīng)用于衛(wèi)星通信、無(wú)線通信等各種通信系統(tǒng)的信道編碼方式。Viterbi算法是一種最大似然譯碼算法。在碼的約束度較小時(shí),它比其它概率譯碼算法效率更高、速度更快,譯碼器的硬件結(jié)構(gòu)比較簡(jiǎn)單。隨著可編程邏輯技術(shù)的不斷發(fā)展,其高密度、低功耗、使用靈活、設(shè)計(jì)快速、成本低廉、現(xiàn)場(chǎng)可編程和反復(fù)可編程等特性,使FPGA逐步成為Viterbi譯碼器設(shè)計(jì)的最佳方法。項(xiàng)目目的是用FPGA實(shí)現(xiàn)一個(gè)Viterbi譯碼器。

  一、譯碼器功能分析

  譯碼器是一種具有“翻譯”功能的邏輯電路,這種電路能將輸入二進(jìn)制代碼的各種狀態(tài),按照其原意翻譯成對(duì)應(yīng)的輸出信號(hào)。Viterbi譯碼器是以Viterbi算法為基礎(chǔ)設(shè)計(jì)的一種譯碼器,譯碼器主要由五部分組成:分支度量單元(Branch Metric Unit)、加比選單元(Add-Compare-Select Unit)、幸存路徑管理單元(Survivor Management Unit)、判輸出單元(Decide-Output Unit)和控制單元(Control Unit)。其整體結(jié)構(gòu)如圖1。

  

 

  圖1 譯碼器結(jié)構(gòu)框圖

  各單元之間的相互關(guān)系如下:接收到的輸入數(shù)據(jù)首先被送入各分支度量單元中計(jì)算出相應(yīng)的分支路徑距離;加比選單元將舊的狀態(tài)路徑度量與相應(yīng)的新產(chǎn)生的分支路徑距離相加,通過(guò)比較后選擇到達(dá)同一狀態(tài)的兩個(gè)路徑度量值中較小的分支來(lái)更新路徑度量;溢出處理防止加比選單元中的路徑度量累加值發(fā)生溢出;幸存路徑管理單元將加比選單元生成的路徑信息進(jìn)行存儲(chǔ)管理;判決輸出單元根據(jù)加比選單元選擇的路徑度量,從中選擇一個(gè)最小值,并輸出該最小值對(duì)應(yīng)的幸存路徑。所有這些單元都在控制單元的協(xié)調(diào)下工作。

  1 分支度量單元

  分支度量表征該分支接收到的碼元與期望碼元之間的差別。對(duì)于硬判決,這種差別指不同碼元的個(gè)數(shù)。硬判決分支度量值可以表示為:

  

(式1)

 

  其中,y為接收碼字,c為本地卷積碼輸出碼字。對(duì)于碼率為1/2硬判決譯碼方式,編碼器輸出信號(hào)可能為00、01、10、11,其路徑度量取值(漢明距離)只有0、1、2三種可能,因此需要用一個(gè)2bit的寄存器來(lái)存儲(chǔ)分支度量值。

  在本文中,采用了4個(gè)ACS單元(每個(gè)ACS單元有兩個(gè)累加器)并行計(jì)算,因此需要8個(gè)分支度量單元并行計(jì)算8個(gè)條支路的度量值,并將度量值送至ACS中的累加器。

  2 加比選單元

  ACS單元用來(lái)累加路徑度量值并比較和選擇進(jìn)入某一狀態(tài)的兩條分支。本文中采用4個(gè)ACS單元并行計(jì)算,每16個(gè)狀態(tài)復(fù)用一個(gè)ACS結(jié)構(gòu),同時(shí)兼顧了面積和速度。

  

 

  圖 2 (2,1,7)卷積碼的狀態(tài)圖

  譯碼器的核心部分是ACS單元,傳統(tǒng)的譯碼器結(jié)構(gòu)每產(chǎn)生一位譯碼需要進(jìn)行2(n-1)次加比選運(yùn)算,即2×2(n-1)=2n次加法運(yùn)算和2(n-1)次比較選擇運(yùn)算。對(duì)于(2,1,7)卷積碼來(lái)說(shuō),需要進(jìn)行128加法運(yùn)算和64次比較選擇運(yùn)算,這將占用很多的資源并產(chǎn)生很大的功耗,因此,如果能夠通過(guò)改進(jìn)ACS單元的結(jié)構(gòu)來(lái)降低其規(guī)模和功耗,將會(huì)使整個(gè)譯碼器的硬件規(guī)模和功耗大大降低。

  從圖2所示的(2,1,7)卷積碼的狀態(tài)圖中可以看出:在T(i+1)時(shí)刻到達(dá)狀態(tài)S0和S1的是T(i)時(shí)刻的狀態(tài)S0和S32,……,在T(i+1)時(shí)刻到達(dá)狀態(tài)S62和S63的是T(i)時(shí)刻的狀態(tài)S31和S63。也就是說(shuō),T(i)時(shí)刻的狀態(tài)Sj和Sj+32會(huì)達(dá)到T(i+1)時(shí)刻的相鄰的兩個(gè)狀態(tài),并且這兩個(gè)狀態(tài)是S2j和S2j+1(31≥j≥0)。這也就是圖形單(ButterfllyUnit)。

  

 

  圖3 基二蝶形單元

  在圖3中,T(i)時(shí)刻的狀態(tài)Sj和Sj+32都是在輸入0的時(shí)候轉(zhuǎn)移到T(i+1)時(shí)刻的狀態(tài)S2j,在輸入1的時(shí)候轉(zhuǎn)移到T(i+1)時(shí)刻的狀態(tài)S2j+1。這也就意味著ACS單元中的比較器所比較的兩個(gè)路徑度量值(BM)來(lái)自數(shù)值上相差32的兩個(gè)狀態(tài)。路徑度量的計(jì)算就是分支度量加上與這條分支相連的前一時(shí)刻的狀態(tài)選擇的路徑度量,所以,新?tīng)顟B(tài)的路徑度量為:

  

(式2)

 

  

(式3) [!--empirenews.page--]

 

  從以上的分析中我們可以得出一個(gè)很重要的結(jié)論:從T(i)時(shí)刻的狀態(tài)Sj(2(n-1)≥j≥0)生成的兩條支路,唯一不同的信息就是該時(shí)刻狀態(tài)Sj的輸入數(shù)據(jù),Sj的上支路輸入的是0,下支路輸入的是1。因此,一個(gè)狀態(tài)可以只生成一條支路(上支路),另一條支路(下支路)的信息已經(jīng)包括在這條支路中,要恢復(fù)出下支路只需要將上支路的輸入數(shù)據(jù)取反即可。圖4.2所示的ACS單元結(jié)構(gòu)中的累加器可以減少一半的工作量,對(duì)于本文中的(2,1,7)卷積碼的譯碼器,即由每產(chǎn)生一位譯碼工作16個(gè)時(shí)鐘周期減少為8個(gè)時(shí)鐘周期(可將時(shí)鐘頻率降為原來(lái)的1/2),減少了復(fù)用次數(shù),降低了ACS單元的復(fù)雜度和功耗。同時(shí),由于ACS單元結(jié)構(gòu)的優(yōu)化,每個(gè)狀態(tài)只需要生成一條路徑,存儲(chǔ)的幸存路徑數(shù)也由原來(lái)的128條減少為64條,也同樣使結(jié)構(gòu)變得簡(jiǎn)單,功耗有所降低。

  由式(2)和式(3)可知,輸入數(shù)據(jù)(datain)不同,卷積碼的輸出C0和C1也不同,因此,同一狀態(tài)上支路的輸出與下支路不同,上下支路狀態(tài)輸出及譯碼器的輸入數(shù)據(jù)之間的關(guān)系如表1所示:

  

 

  利用上下支路分支度量值的關(guān)系就可以從上支路路徑度量累加值中計(jì)算出下支路路徑度量累加值,用Verilog HDL語(yǔ)言描述為:

  case(up_branch_metric)

  2'b00: down_path_add_metric <= up_path_add_metric + 2'b10;

  2'b01: down_path_add_metric <= up_path_add_metric;

  2'b10: down_path_add_metric <= up_path_add_metric-2'b10;

  default: down_path_add_metric <= 7'bxxx_xxxx;

  endcase

  另外,ACS單元中的累加器可以用超前進(jìn)位加法器實(shí)現(xiàn),這將使累加器不會(huì)成為速度的瓶頸。由于累加器使用固定長(zhǎng)度的寄存器(本文中采用7bit的寄存器),因此在不斷累加過(guò)程中可能會(huì)發(fā)生溢出,影響譯碼結(jié)果。解決溢出常用的方法是到達(dá)譯碼深度時(shí)從所有狀態(tài)的路徑度量值中減去最小度量值。

  3 幸存路徑管理單元

  幸存路徑管理單元用來(lái)完成對(duì)幸存路徑的記錄,處理ACSU輸出的信息,為輸出判決作準(zhǔn)備。SMU的實(shí)現(xiàn)主要有Register Exchange (寄存器交換)和Trace Back(回溯)兩種算法。由于寄存器交換算法比回溯有更小的譯碼延時(shí),RE法中幸存路徑寄存器記錄了幸存路徑所對(duì)應(yīng)的解碼信息,也就是譯碼輸出。采用這種方法消除了根據(jù)當(dāng)前狀態(tài)往前追蹤的必要,因此寄存器交換提供了一種速度很高的譯碼操作。

  4 判決輸出單元

  判決輸出單元(DOU)由兩部分組成:最小值選擇單元(MNSU:Minimum Number Select Unit)和譯碼輸出單元(DOU:Decode Output Unit)。最小值選擇單元是用來(lái)選出本文中前面4個(gè)ACS單元輸?shù)穆窂蕉攘恐抵芯哂凶钚《攘恐档墓?jié)點(diǎn), 讀取該結(jié)點(diǎn)保存的幸存路徑,供譯碼輸出單元輸出譯碼值。判決輸出單元的結(jié)構(gòu)如圖4所示:

  

 

  圖4 判決輸出單元結(jié)構(gòu)圖

  5 控制單元

  控制單元(CU)產(chǎn)生控制各模塊的時(shí)鐘信號(hào),是所有模塊的有序運(yùn)行的基礎(chǔ)。各時(shí)鐘信號(hào)功能如下:clk_load用于讀取前一時(shí)刻各狀態(tài)寄存器的內(nèi)容,并產(chǎn)生各狀態(tài)上支路的狀態(tài)輸出值;clk_BM用于計(jì)算各狀態(tài)上支路的分支度量值并讀取前一時(shí)刻各狀態(tài)的路徑度量值;clk_Add用于計(jì)算各狀態(tài)上支路的路徑度量值;clk_restore用于暫存各狀態(tài)上支路度量值并恢復(fù)相應(yīng)狀態(tài)下支路的路徑度量值;clk_C_S用于比較并選擇達(dá)到同一狀態(tài)的兩支路的路徑度量值的較小者,并存儲(chǔ)各狀態(tài)選擇的幸存路徑;clk_MNS用于選擇各狀態(tài)存儲(chǔ)的路徑度量值中的最小值,并保存該最小值對(duì)應(yīng)的狀態(tài);min_sel_1和min_sel_2分兩步選擇4個(gè)MNSU選擇結(jié)果的最小值,并選出最終的最小值對(duì)應(yīng)的狀態(tài);Decode_Output用于讀取該最小值對(duì)應(yīng)狀態(tài)存儲(chǔ)的幸存路徑,并輸出譯碼結(jié)果。

  二、項(xiàng)目實(shí)施方案

  Viterbi譯碼器大致可以分為四個(gè)部分:支路度量模塊(BMU)、加比選模塊(ACS)、幸存路徑管理模塊(SMU)和輸出產(chǎn)生模塊。其 中支路度量模塊用于完成譯碼器輸入信號(hào)與網(wǎng)格圖上的可能路徑信號(hào)的分支度量計(jì)算;加比選模塊主要把前一個(gè)狀態(tài)的路徑度量與當(dāng)前輸入信號(hào)的分支度量相加,以得到該分支的路徑度量,然后比較不同分支路徑度量的大小,同時(shí)找出最小的度量值,并更新該狀態(tài)的度量值,最后輸出狀態(tài)轉(zhuǎn)移信息;路徑管理模塊可對(duì)加比選單 元輸出的狀態(tài)轉(zhuǎn)移信息進(jìn)行處理,以便為輸出判決做準(zhǔn)備。輸出模塊可根據(jù)幸存路徑管理單元的輸出進(jìn)行輸出判決,最后輸出譯碼信息。Viterbi譯碼器基本原理框圖如下所示。

  

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

11萬(wàn)+人次!5000+海外買家! 展會(huì)落幕,感恩同行!明年8月深圳再見(jiàn)! 深圳2025年9月1日 /美通社/ -- 據(jù)物聯(lián)網(wǎng)世界報(bào)道。 在AIoT(人工智能+物聯(lián)網(wǎng))技術(shù)加速滲透、全球數(shù)字化轉(zhuǎn)型深化,以...

關(guān)鍵字: IoT 物聯(lián)網(wǎng) TE IC

華盛頓2025年8月23日 /美通社/ -- CGTN America和CCTV UN發(fā)布《探索人工智能驅(qū)動(dòng)的敘事未來(lái)》(Explore the Future of Storytelling with AI)。 人工智...

關(guān)鍵字: 人工智能 智能驅(qū)動(dòng) TV IC

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動(dòng)創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來(lái)一場(chǎng)聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會(huì)——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來(lái) 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開(kāi)發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場(chǎng)可編程門陣列(FPGA)憑借其開(kāi)發(fā)時(shí)間短、成本效益高以及靈活的現(xiàn)場(chǎng)重配置與升級(jí)等諸多優(yōu)點(diǎn),被廣泛應(yīng)用于各種產(chǎn)品領(lǐng)域。從通信設(shè)備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無(wú)處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門陣列 FPGA 數(shù)字電源

從顯示材料創(chuàng)新、光學(xué)技術(shù)融合到用于高科技微芯片的量測(cè)與檢測(cè)解決方案,默克結(jié)合先進(jìn)材料、光學(xué)技術(shù)與AI洞察,助力新一代顯示技術(shù)、光學(xué)器件與半導(dǎo)體的發(fā)展 。 憑借在光學(xué)與電子材料領(lǐng)域的專長(zhǎng),默克為顯示面板制造商、半...

關(guān)鍵字: 光電 IC 光學(xué) AI

上海2025年8月5日 /美通社/ -- 2025年7月30日,上海"2025思旗獎(jiǎng)(AIflag Awards)"頒獎(jiǎng)盛典上,F(xiàn)ESCO Adecco外企德科上海公司憑借在人力資源管理與A...

關(guān)鍵字: ECC AI AD BSP

2025年8月4日 – 提供超豐富半導(dǎo)體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開(kāi)售Altera?的Agilex? 3 FPGA C系列開(kāi)發(fā)套件。此開(kāi)...

關(guān)鍵字: FPGA 邊緣計(jì)算 嵌入式應(yīng)用

上海2025年7月31日 /美通社/ -- 7月26日-29日,2025世界人工智能大會(huì)暨人工智能全球治理高級(jí)別會(huì)議(簡(jiǎn)稱"WAIC 2025")在上海舉行。大會(huì)聚焦人工智能發(fā)展的關(guān)鍵命題,系統(tǒng)刻畫(huà)智...

關(guān)鍵字: IC AI 機(jī)器人 模型

上海2025年7月30日 /美通社/ -- 在剛剛落幕的2025世界人工智能大會(huì)(WAIC 2025)上,全球領(lǐng)先的AI數(shù)據(jù)服務(wù)提供商澳鵬Appen(中國(guó))攜全新技術(shù)平臺(tái)矩陣及九大垂類數(shù)據(jù)服務(wù)解決方案精彩亮相,為人工智能...

關(guān)鍵字: 模型 矩陣 IC AI

上海2025年7月29日 /美通社/ -- 上海盛夏,科技熱浪奔涌不息,AI群星閃耀世界。 7月27日,2025年世界人工智能大會(huì)期間,一場(chǎng)"云擎智造 工賦新元"的圓桌論壇引爆AI+制造話題。中之杰...

關(guān)鍵字: AI IC 離散 智能體
關(guān)閉