
IEEE1394是最初由Apple公司提出的高速串行總線,1995年IEEE(電氣和電子工程師協(xié)會)將其認(rèn)可為IEEE1394-1995規(guī)范[1]。但是在IEEE1394-1995中存在一些模糊定義[2],為了解決這
目前,顯示屏按數(shù)據(jù)的傳輸方式主要有兩類:一類是采用與計算機(jī)顯示同一內(nèi)容的實時視頻屏;另一類為通過 USB、以太網(wǎng)等通信手段把顯示內(nèi)容發(fā)給顯示屏的獨立視頻源顯示屏,若采
摘要:在雷達(dá)信號處理、數(shù)字圖像處理等領(lǐng)域中,信號處理的實時性至關(guān)重要。由于FPGA芯片在大數(shù)據(jù)量的底層算法處理上的優(yōu)勢及DSP芯片在復(fù)雜算法處理上的優(yōu)勢,DSP+FPGA的實時信號處理系統(tǒng)的應(yīng)用越來越廣泛。ADI公司的
目前,汽車中使用的復(fù)雜電子系統(tǒng)越來越多,而汽車系統(tǒng)的任何故障都會置乘客于險境,這就要求設(shè)計出具有“高度可靠性”的系統(tǒng)。同時,由于FPGA能夠集成和實現(xiàn)復(fù)雜的功能,因而系統(tǒng)設(shè)計人員往往傾向于在這些
摘要:采用以FPGA作為核心處理器,實現(xiàn)了對多路DVI視頻冗余信號的解碼、編碼、實時處理以及輸出顯示,并且信號通道增加冗余設(shè)計,因而加強了系統(tǒng)的穩(wěn)定性和可靠性。電路設(shè)計簡潔,具有較強的靈活性和擴(kuò)展性。通過實
摘要:基于NI公司的智能FPGA板卡以及圖形化編程軟件LabVIEW設(shè)計并實現(xiàn)了一種通用數(shù)據(jù)采集系統(tǒng)。該系統(tǒng)與傳統(tǒng)的數(shù)據(jù)采集系統(tǒng)相比結(jié)構(gòu)簡單、開發(fā)周期短、可靠性高、實時性好,并且對于不同應(yīng)用場合,在FPGA邏輯單元足
可編程邏輯元件(FPGA)大廠賽靈思昨(29)日宣布,旗下首款20納米FPGA系列產(chǎn)品,已在臺積電(2330)投片量產(chǎn),并由臺積電獨享代工大單。 據(jù)了解,除賽靈思在臺積電的20納米投片外,包括蘋果新世代處理器、輝達(dá)(
摘要:隨著控制技術(shù)以及步進(jìn)電機(jī)(Stepper Motor)的發(fā)展,現(xiàn)代工業(yè)的許多領(lǐng)域?qū)Σ竭M(jìn)電機(jī)的需求也越來越大。但是傳統(tǒng)的步進(jìn)電機(jī)控制系統(tǒng)多以單片機(jī)等微處理器為基礎(chǔ),往往具有控制電路體積大、控制效率低、穩(wěn)定性差等
摘要:為了實時檢測常溫下的濕度,以便負(fù)責(zé)人根據(jù)需要調(diào)整環(huán)境狀態(tài)。采用測頻計數(shù)法結(jié)合頻差法設(shè)計了以FPGA芯片(EP2C8Q208C8N)為基礎(chǔ)的可用于濕度測量的石英晶體諧振頻率漂移檢測電路。重點介紹在FPGA平臺上通過測量
Altera公司今天發(fā)布JNEye鏈路分析工具,提供驗證和電路板級全套設(shè)計工具。JNEye支持設(shè)計人員迅速方便的評估高速Altera FPGA和SoC中的高速串行鏈路性能。該工具結(jié)合了統(tǒng)計鏈路仿真器的速度優(yōu)勢和時域波形仿真器的精度
美高森美公司(Microsemi Corporation) 宣布為其主流SERDES-based SmartFusion®2 系統(tǒng)級芯片(SoC) FPGA和IGLOO®2 FPGA器件提供全新小尺寸解決方案。這兩款FPGA器件采用非易失性Flash技術(shù),可省去外部配置存
Altera公司1月24號宣布,開始提供多種JESD204B解決方案,設(shè)計用于在使用了最新JEDEC JESD204B標(biāo)準(zhǔn)的系統(tǒng)中簡化Altera FPGA和高速數(shù)據(jù)轉(zhuǎn)換器的集成。很多應(yīng)用都使用了這一接口標(biāo)準(zhǔn),包括雷達(dá)、無線射頻前端、醫(yī)療成像
FPGA在先進(jìn)工藝路上的狂飚猛進(jìn)帶來了如影隨形的挑戰(zhàn):一方面,進(jìn)入20nm和14nm階段后,不光是FPGA復(fù)雜度提升,對其外圍的電源管理等芯片也提出了“與時俱進(jìn)”的要求。另一方面,隨著SoC FPGA和3D IC技術(shù)的
21ic訊 Altera公司今天宣布,開始提供多種JESD204B解決方案,設(shè)計用于在使用了最新JEDEC JESD204B標(biāo)準(zhǔn)的系統(tǒng)中簡化Altera FPGA和高速數(shù)據(jù)轉(zhuǎn)換器的集成。很多應(yīng)用都使用了這一接口標(biāo)準(zhǔn),包括雷達(dá)、無線射頻前端、醫(yī)療
SoC FPGA器件在一個器件中同時集成了處理器和FPGA體系結(jié)構(gòu)。將兩種技術(shù)合并起來具有很多優(yōu)點,包括更高的集成度、更低的功耗、更小的電路板面積,以及處理器和FPGA之間帶寬更大的通信等等。這一同類最佳的器件發(fā)揮了
21ic訊 Altera公司(Nasdaq: ALTR)今天宣布,開始提供多種JESD204B解決方案,設(shè)計用于在使用了最新JEDEC JESD204B標(biāo)準(zhǔn)的系統(tǒng)中簡化Altera FPGA和高速數(shù)據(jù)轉(zhuǎn)換器的集成。很多應(yīng)用都使用了這一接口標(biāo)準(zhǔn),包括雷達(dá)、無
高性能的便攜式腦電信號的采集設(shè)備對臨床醫(yī)學(xué)和認(rèn)知科學(xué)研究領(lǐng)域具有重要意義,設(shè)計了基于ADS1298和FPGA的高性能腦電信號采集系統(tǒng)。給出了腦電信號采集系統(tǒng)的總體設(shè)計,重點闡述了ADS1298的特點和工作原理,在此基礎(chǔ)上討論了系統(tǒng)的外圍電路以及FPGA接口電路設(shè)計,最后給出內(nèi)部信號處理控制模塊設(shè)計。設(shè)計的腦電信號采集系統(tǒng)具有低功耗、高精度和小型化的特點,具有很好的應(yīng)用前景。
為解決現(xiàn)場測試系統(tǒng)中微弱信號的高速實時采集處理和及時可靠存儲的問題,本文提出了基于PCI總線的數(shù)據(jù)采集電路的設(shè)計方案,該方案將模擬信號通過高速A/D芯片有效采樣,在FPGA的控制下將數(shù)據(jù)上傳到PC機(jī)進(jìn)行分析處理和保存, 從而實現(xiàn)微弱數(shù)據(jù)信號的高速采集和將采集到數(shù)據(jù)流的穩(wěn)定傳輸和處理、顯示。
摘要:通過分析電視測角儀的性能測試需求,結(jié)合視頻圖像圖像處理技術(shù),提出了以EP2C35為核心的視頻檢測系統(tǒng)設(shè)計方案,通過對CCD采集到的模擬環(huán)境的視頻圖像信號進(jìn)行數(shù)字化處理,結(jié)合電視測角儀參數(shù)檢測原理,對測角儀
摘要:同步技術(shù)是跳頻系統(tǒng)的核心。本文針對FPGA的跳頻系統(tǒng),設(shè)計了一種基于獨立信道法,同步字頭法和精準(zhǔn)時鐘相結(jié)合的快速同步方法,同時設(shè)計了基于雙圖案的改進(jìn)型獨立信道法,同步算法協(xié)議,協(xié)議幀格式等。該設(shè)計使