
摘要:針對石油測井儀器須將地下傳感器發(fā)送的不同數(shù)量級信號進行識別并恢復(fù)原始數(shù)值,從而方便地面分析地下情況,本文介紹了一種基于FPGA和DSP的石油測井控制系統(tǒng)的軟硬件設(shè)計與實現(xiàn)的新方法,采用FPGA芯片EP1C6T144
摘要:為了提高數(shù)字調(diào)制信號發(fā)生器的頻率準確度和穩(wěn)定度,并使其相關(guān)技術(shù)參數(shù)靈活可調(diào),提出了基于FPGA和DDS技術(shù)的數(shù)字調(diào)制信號發(fā)生器設(shè)計方法。利用Matlab/Simulink、DSP Builder、QuartusⅡ3個工具軟件,進行基本
摘要:根據(jù)無人機系統(tǒng)的控制特點,提出了一種基于FPGA的無人機控制器設(shè)計方案,并完成了該方案的軟硬件設(shè)計。該方案將鍵盤掃描、AD采樣、指令編碼與顯示和指令異步串行發(fā)送等功能模塊集成到FPGA內(nèi)部,簡化了控制器硬
卷積碼在現(xiàn)代無線通信系統(tǒng)中應(yīng)用十分廣泛,Viterbi譯碼是最常用的一種對卷積碼的譯碼算法。介紹了卷積編碼及Viterbi串行解碼的原理及其FPGA的實現(xiàn)。在保證系統(tǒng)性能的前提下討論了分幀式編解碼在實際系統(tǒng)中的應(yīng)用。
【導(dǎo)讀】萊迪思半導(dǎo)體公司產(chǎn)品和企業(yè)市場營銷高級總監(jiān)Brent Przybus指出,萊迪思能為這些需求提供獨一無二的解決方案。由于擁有極小尺寸的FPGA產(chǎn)品,我們在全新的空間與功耗和成本受到同樣重視的應(yīng)用領(lǐng)域中找到了自己
對于京微雅格而言,2013年注定是不平凡一年。期間京微雅格研發(fā)了具有創(chuàng)新意義的新一代器件-華山系列。從器件的定義來看,你會發(fā)現(xiàn)京微雅格在系統(tǒng)融合領(lǐng)域作出了有益的探索,從嵌入革新的MCU核到全新研發(fā)的可編程邏輯
基于NI公司的智能FPGA板卡以及圖形化編程軟件LabVIEW,本文提出了一種通用數(shù)據(jù)采集系統(tǒng)的設(shè)計方案。該方案中所設(shè)計的系統(tǒng)與傳統(tǒng)的數(shù)據(jù)采集系統(tǒng)相比結(jié)構(gòu)簡單、開發(fā)周期短、可靠性高、實時性好,并且對于不同應(yīng)用場合,在FPGA邏輯單元足夠多的情況下可以很簡便地依據(jù)實際情況對其做相應(yīng)調(diào)整,具有較強的通用性。
摘要 介紹了一種基于DSP+FPGA的平臺,主要利用ADS8517AD轉(zhuǎn)換芯片構(gòu)成的具有32路單端通道或16路差分通道的信號采集存儲系統(tǒng),該系統(tǒng)通道可以選擇切換,且采樣率也可以改變,具有較強的靈活性。 關(guān)鍵詞 DSP;FPGA;AD
摘要 FIR濾波器的設(shè)計分為濾波器系數(shù)計算和濾波器結(jié)構(gòu)的具體兩個部分。為說明使用FPGA實現(xiàn)FIR的靈活性,文中列舉了一個多階串行FIR濾波器實例,并給出主要的源代碼和相關(guān)模塊的時序和功能說明,最后使用Matlab和Quar
隨著控制技術(shù)以及步進電機(Stepper Motor)的發(fā)展,現(xiàn)代工業(yè)的許多領(lǐng)域?qū)Σ竭M電機的需求也越來越大。但是傳統(tǒng)的步進電機控制系統(tǒng)多以單片機等微處理器為基礎(chǔ),往往具有控制電路體積大、控制效率低、穩(wěn)定性差等缺點。鑒于此,本文提出了一種基于FPGA的步進電機控制系統(tǒng)的設(shè)計方案。方案利用FPGA控制速度快、可靠性強等特點,利用等步距細分原理和PWM控制技術(shù),設(shè)計出了高靈活性、可人機交互、分辨率高的步進電機控制系統(tǒng)。仿真和實驗證明,該控制系統(tǒng)高效可靠。
【導(dǎo)讀】近幾年,搭乘新興市場(智能工業(yè)、物聯(lián)網(wǎng)等)和先進半導(dǎo)體技術(shù)快速發(fā)展先機,F(xiàn)PGA憑借其性能優(yōu)勢不斷入侵并蠶食著DSP市場,以Altera和Xilinx主導(dǎo)的PLD廠商在各領(lǐng)域攻城拔寨勢如破竹,喜訊頻傳。“FPGA將取代DS
同為聯(lián)發(fā)科封測陣營的矽品(2325)及京元電昨(6)日公布去年12月及第4季合并營收均優(yōu)于預(yù)期。 矽品去年12月合并營收60.89億元,月增1.8%,年增26.5%;去年第4季合并營收為188.44億元,季減1.3%,優(yōu)于預(yù)期;累計去
本文以FPGA作為核心處理器,提出了一種基于FPGA多路機載冗余圖像處理系統(tǒng)的設(shè)計方案,實現(xiàn)了對多路DVI視頻冗余信號的解碼、編碼、實時處理以及輸出顯示,并且信號通道增加冗余設(shè)計,因而加強了系統(tǒng)的穩(wěn)定性和可靠性。方案中的電路設(shè)計簡潔,具有較強的靈活性和擴展性。通過實際測試結(jié)果表明,系統(tǒng)能夠流暢地對1 600×1 200分辨率,60 Hz刷新率,24位真彩色的高清視頻進行實時處理,其系統(tǒng)可靠、穩(wěn)定,實用性強。
【導(dǎo)讀】賽靈思公司日前宣布推出其20納米 All Programmable UltraScale產(chǎn)品系列,并提供相關(guān)產(chǎn)品技術(shù)文檔和Vivado設(shè)計套件支持。12月10日晚賽靈思發(fā)布新聞,宣布20納米的UltraScale產(chǎn)品系列正式開始供貨。 賽靈
Xilinx(賽靈思)與Altera在先進制程之間的激戰(zhàn),在Xilinx宣布新一代架構(gòu)Ultrascale的FPGA產(chǎn)品以臺積電的20奈米導(dǎo)入量產(chǎn)后,其戰(zhàn)況開始產(chǎn)生了微妙的變化。很明顯的,扣除ARM兩邊陣營都討好外,Altera選擇了英特爾作為
Xilinx(賽靈思)與Altera在先進制程之間的激戰(zhàn),在Xilinx宣布新一代架構(gòu)Ultrascale的FPGA產(chǎn)品以臺積電的20奈米導(dǎo)入量產(chǎn)后,其戰(zhàn)況開始產(chǎn)生了微妙的變化。很明顯的,扣除ARM兩邊陣營都討好外,Altera選擇了英特爾作為代
FPGA由6部分組成,分別為可編程輸入/輸出單元、基本可編程邏輯單元、嵌入式塊RAM、豐富的布線資源、底層嵌入功能單元和內(nèi)嵌專用硬核等。每個單元簡介如下:1.可編程輸入/輸出單元(I/O單元)目前大多數(shù)FPGA的I/O單元被
FPGA從誕生時只包含64個邏輯模塊和85000個晶體管,門數(shù)量不超過1000個,到如今晶體管個數(shù)超過10億個,門的數(shù)量已經(jīng)達到千萬級,結(jié)構(gòu)變得越來越復(fù)雜,集成融合的模塊和功能也
以All Programmable核心架構(gòu)體系和高性能密度著稱的賽靈思,再次在20nm重要節(jié)點發(fā)力,近日發(fā)布了完整的20nm All Programmable UltraScale產(chǎn)品系列陣容,而且已經(jīng)開始發(fā)貨其中一款器件,同時具備相關(guān)文檔、選型表以及
萊迪思半導(dǎo)體公司昨日宣布第一批256-Ball caBGA封裝的XO3-L 2200,4300和6900器件開始發(fā)貨,這是超低密度MachXO3™現(xiàn)場可編程門陣列(FPGA)系列中首批發(fā)貨的器件,MachXO3是世界上最小、最低的每I/O成本的可編程