
探究最佳的結(jié)構(gòu)化ASIC設(shè)計(jì)方法
用ARM對(duì)FPGA進(jìn)行配置的原理與方法
S2C發(fā)布Dual Virtex-7 2000T FPGA快速SoC原型驗(yàn)證硬件
21ic訊 賽靈思公司 (Xilinx, Inc.)日前宣布推出 Kintex™-7 FPGA 嵌入式套件,為系統(tǒng)設(shè)計(jì)人員迅速便捷地實(shí)現(xiàn)可編程系統(tǒng)集成提供了可立即使用的開發(fā)平臺(tái),讓處理器能針對(duì)視頻和以太網(wǎng)交換、電機(jī)控制和醫(yī)療成像
采用Xilinx 和FPGA的DDR2 SDRAM存儲(chǔ)器接口控制器的設(shè)計(jì)
給大學(xué)生學(xué)習(xí)ARM和FPGA的建議
給大學(xué)生學(xué)習(xí)ARM和FPGA的建議
給大學(xué)生學(xué)習(xí)ARM和FPGA的建議
給大學(xué)生學(xué)習(xí)ARM和FPGA的建議
21ic訊 賽靈思公司 (Xilinx, Inc.)日前宣布推出 Kintex™-7 FPGA 嵌入式套件,為系統(tǒng)設(shè)計(jì)人員迅速便捷地實(shí)現(xiàn)可編程系統(tǒng)集成提供了可立即使用的開發(fā)平臺(tái),讓處理器能針對(duì)視頻和以太網(wǎng)交換、電機(jī)控制和醫(yī)療成像
引言可編程衰減器位于基站和終端之間,通過對(duì)射頻信號(hào)的衰減控制,實(shí)現(xiàn)對(duì)無線信號(hào)的模擬,從而實(shí)現(xiàn)對(duì)測(cè)試場(chǎng)景的模擬。可編程衰減器提供多個(gè)數(shù)控接口,從小到大可以構(gòu)建各個(gè)層次的測(cè)試網(wǎng)絡(luò)。所構(gòu)成的衰減矩陣通過模擬
高速串行互連是標(biāo)志并行數(shù)據(jù)總線向串行總線轉(zhuǎn)變的技術(shù)里程碑,這種技術(shù)是減少設(shè)計(jì)師面臨的信號(hào)阻塞問題的方法。這種轉(zhuǎn)變是由業(yè)界對(duì)系統(tǒng)成本和系統(tǒng)擴(kuò)展能力的要求所推動(dòng)的。隨著芯片技術(shù)的發(fā)展和芯片尺寸的縮小,用速
All Programmable技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司 (NASDAQ: XLNX)宣布北京博電新力電氣股份有限公司(PONOVO POWER CO., LTD簡(jiǎn)稱北京博電)通過采用賽靈思 Virtex?-6 和 Spartan?-6 FPGA,以創(chuàng)紀(jì)錄的速度成功向市場(chǎng)
摘要:在雷達(dá)設(shè)計(jì)中,需要對(duì)接收到的信號(hào)首先進(jìn)行模數(shù)轉(zhuǎn)換,其轉(zhuǎn)換速度和準(zhǔn)確性直接決定了之后FFT等運(yùn)算的準(zhǔn)確性,最終影響雷達(dá)測(cè)量精度。介紹了一種基于FPGA,利用芯片ADS7890實(shí)現(xiàn)一種快速14位串行AD轉(zhuǎn)換,對(duì)系統(tǒng)的
摘要:光纖通信是現(xiàn)今數(shù)據(jù)通信系統(tǒng)的主要通信方式,其性能的好壞直接影響數(shù)據(jù)通信系統(tǒng)的質(zhì)量。本文采用Verilog語(yǔ)言實(shí)現(xiàn)FPGA光纖通信系統(tǒng)的功能。光纖通信系統(tǒng)又包含位同步時(shí)鐘提取模塊、8B/10B編解碼器模塊和NRZI編
摘要:由于電控汽油機(jī)在燃用不同比例甲醇汽油時(shí)受空燃比自適應(yīng)調(diào)整的限制而不能正常運(yùn)轉(zhuǎn)的問題,提出利用FPGA技術(shù)將電控單元輸出的噴油脈寬信號(hào)進(jìn)行擴(kuò)展處理,使得電控汽油機(jī)在燃用不同比例甲醇汽油時(shí),空燃比能夠維
FPGA在經(jīng)過了從上世紀(jì)90年代到2000年的快速發(fā)展、隨后短期的泡沫破裂、以及近幾年的平穩(wěn)增長(zhǎng)的發(fā)展階段,未來會(huì)邁入硅片融合時(shí)代。 Altera公司資深副總裁兼首席技術(shù)官M(fèi)isha Burich下面這張圖能夠很直觀的表示FPGA的
摘要 基于FPGA、PCI9054、SDRAM和DDS設(shè)計(jì)了用于某遙測(cè)信號(hào)模擬源的專用板卡。PCI9054實(shí)現(xiàn)與上位機(jī)的數(shù)據(jù)交互,F(xiàn)PGA實(shí)現(xiàn)PCI本地接口轉(zhuǎn)換、數(shù)據(jù)接收發(fā)送控制及DDS芯片的配置。通過WDM驅(qū)動(dòng)程序設(shè)計(jì)及MFC交互界面設(shè)計(jì),最
基于ARM+FPGA的重構(gòu)控制器設(shè)計(jì)
摘要 提出一種實(shí)時(shí)數(shù)字化光纖傳輸系統(tǒng),該系統(tǒng)分為發(fā)送端和接收端。發(fā)送端用A/D轉(zhuǎn)換器將輸入的模擬信號(hào)數(shù)字化,再用FPGA對(duì)數(shù)據(jù)進(jìn)行處理,并通過光纖傳輸。同時(shí),F(xiàn)PGA還控制A/D轉(zhuǎn)換器的工作。接收端用串行收發(fā)器TLK