
引言 HDLC的ASIC芯片使用簡(jiǎn)易,功能針對(duì)性強(qiáng),性能可靠,適合應(yīng)用于特定用途的大批量產(chǎn)品中。但由于HDLC標(biāo)準(zhǔn)的文本較多,ASIC芯片出于專(zhuān)用性的目的難以通用于不同版本,缺乏應(yīng)用靈活性。有的芯片公司還有自己的標(biāo)
基于FPGA+DSP的HDLC(高級(jí)數(shù)據(jù)鏈路控制)功能實(shí)現(xiàn)
采用混合信號(hào)FPGA的功率管理解決方案
采用FPGA和VHDL語(yǔ)言的多按鍵狀態(tài)識(shí)別系統(tǒng)
由于高科技工具成為抓捕罪犯的武器中越來(lái)越關(guān)鍵的部分,因此執(zhí)法機(jī)構(gòu)和安全專(zhuān)業(yè)人員不斷尋求更快更方便的數(shù)據(jù)收集和解讀方式就不足為奇了。針對(duì)這一領(lǐng)域的應(yīng)用越來(lái)越復(fù)雜,必須適應(yīng)不斷演變的要求,并把成本控制在機(jī)
1 背景介紹在日益信息化的社會(huì)中,各種各樣的嵌入式系統(tǒng)已經(jīng)全面滲透到日常生活的每一個(gè)角落。嵌入式系統(tǒng)的功能越來(lái)越復(fù)雜,這就使得一個(gè)嵌入式系統(tǒng)產(chǎn)品從市場(chǎng)需求立項(xiàng)到方案選擇、樣機(jī)研制、定型量產(chǎn)所需要的開(kāi)發(fā)費(fèi)
摘要:為了提高圖像處理系統(tǒng)的高性能和低功耗,提出了一種基于FPGA和DSP協(xié)同作業(yè)的高速圖像處理嵌入式系統(tǒng),其中DSP為主處理器,負(fù)責(zé)圖像處理,而FPGA為協(xié)處理器,負(fù)責(zé)系統(tǒng)的所有數(shù)字邏輯。整個(gè)系統(tǒng)中FPGA和DSP的工作
在針對(duì)大批量應(yīng)用開(kāi)發(fā)系統(tǒng)時(shí),要考慮的一個(gè)重要因素是成本。有多個(gè)方面會(huì)影響總體擁有成本,而不僅僅是每個(gè)元器件的價(jià)格。這包括硅片的功耗要求、材料(BOM)總成本、設(shè)計(jì)和測(cè)試系統(tǒng)的工程師的效能等。選擇FPGA供應(yīng)商很重要,要考慮影響系統(tǒng)成本的方方面面,這體現(xiàn)在整個(gè)產(chǎn)品設(shè)計(jì)周期中。 Altera® Cyclone® V FPGA通過(guò)多種方法幫助設(shè)計(jì)人員降低系統(tǒng)總成本。設(shè)計(jì)人員不僅受益于TSMC的28-nm低功耗(28LP)制造工藝,而且還受益于Cyclone V器件系列內(nèi)置的體系結(jié)構(gòu),以及Altera設(shè)計(jì)工具輔助系統(tǒng)所提供的強(qiáng)大的高效能工具。采用Cyclone V FPGA,用戶(hù)不僅實(shí)現(xiàn)了業(yè)界最低的總體擁有成本,而且,還獲得了型號(hào)最全的低成本器件——從25K邏輯單元(LE)到301K LE,以及不到100K LE的唯一28-nm解決方案。
日前,第五屆SoCIP年會(huì)在北京召開(kāi)。SoCIP會(huì)議已發(fā)展成為中國(guó)領(lǐng)先的SoC/ASIC設(shè)計(jì)會(huì)議之一。全天會(huì)議包括技術(shù)研討會(huì)和參展商展示,把全世界最新的SoC/ASIC設(shè)計(jì)技術(shù)帶到中國(guó)。與會(huì)者通過(guò)與一些不同公司的專(zhuān)家們直接交流
21ic訊 萊迪思半導(dǎo)體公司日前宣布已經(jīng)開(kāi)始發(fā)運(yùn)其下一代LatticeECP4™FPGA系列的密度最大的器件至部分客戶(hù)。新的LatticeECP4 FPGA系列提供了多種200K LUT以下的低成本,低功耗的中檔器件,具有高性能的創(chuàng)新,如低
由于高科技工具成為抓捕罪犯的武器中越來(lái)越關(guān)鍵的部分,因此執(zhí)法機(jī)構(gòu)和安全專(zhuān)業(yè)人員不斷尋求更快更方便的數(shù)據(jù)收集和解讀方式就不足為奇了。針對(duì)這一領(lǐng)域的應(yīng)用越來(lái)越復(fù)雜,必須適應(yīng)不斷演變的要求,并把成本控制在機(jī)
利用FPGA實(shí)現(xiàn)高性能的罪犯抓捕系統(tǒng)
1 背景介紹在日益信息化的社會(huì)中,各種各樣的嵌入式系統(tǒng)已經(jīng)全面滲透到日常生活的每一個(gè)角落。嵌入式系統(tǒng)的功能越來(lái)越復(fù)雜,這就使得一個(gè)嵌入式系統(tǒng)產(chǎn)品從市場(chǎng)需求立項(xiàng)到方案選擇、樣機(jī)研制、定型量產(chǎn)所需要的開(kāi)發(fā)費(fèi)
在針對(duì)大批量應(yīng)用開(kāi)發(fā)系統(tǒng)時(shí),要考慮的一個(gè)重要因素是成本。有多個(gè)方面會(huì)影響總體擁有成本,而不僅僅是每個(gè)元器件的價(jià)格。這包括硅片的功耗要求、材料(BOM)總成本、設(shè)計(jì)和測(cè)試系統(tǒng)的工程師的效能等。選擇FPGA供應(yīng)商很重要,要考慮影響系統(tǒng)成本的方方面面,這體現(xiàn)在整個(gè)產(chǎn)品設(shè)計(jì)周期中。 Altera® Cyclone® V FPGA通過(guò)多種方法幫助設(shè)計(jì)人員降低系統(tǒng)總成本。設(shè)計(jì)人員不僅受益于TSMC的28-nm低功耗(28LP)制造工藝,而且還受益于Cyclone V器件系列內(nèi)置的體系結(jié)構(gòu),以及Alt
1.1無(wú)線通信綜述進(jìn)入21世紀(jì)以來(lái),無(wú)線通信技術(shù)正在以前所未有的速度向前發(fā)展。隨著用戶(hù)對(duì)各種實(shí)時(shí)多媒體業(yè)務(wù)需求的增加和互聯(lián)網(wǎng)技術(shù)的迅猛發(fā)展,可以預(yù)計(jì),未來(lái)的無(wú)線通信技術(shù)將朝著數(shù)字化、綜合化、寬帶化、智能化和
本文以Virtex-II系列PlatformFPGA為例,說(shuō)明采用FPGA方案進(jìn)行數(shù)字顯示系統(tǒng)設(shè)計(jì)所具有的靈活、快速和低成本等特性。系統(tǒng)級(jí)芯片(SoC)解決方案被譽(yù)為半導(dǎo)體業(yè)最重要的發(fā)展之一,目前,從數(shù)字手機(jī)和數(shù)字電視等消費(fèi)類(lèi)電子
摘要:設(shè)計(jì)的基于FPGA的高速實(shí)時(shí)數(shù)據(jù)采集系統(tǒng),可控制6路模擬信號(hào)的采集和處理,F(xiàn)PGA中的6個(gè)FIFO對(duì)數(shù)據(jù)進(jìn)行緩存,數(shù)據(jù)總線傳給DSP進(jìn)行實(shí)時(shí)處理和上傳給上位機(jī)顯示。程序部分是用Verilog HDL語(yǔ)言,并利用QuartusⅡ等E
一名名為Sergei Skorobogatov的劍橋科學(xué)家近日發(fā)布了一篇讓人們十分震驚的報(bào)告。這份報(bào)告中稱(chēng)目前很多敏感的軍事機(jī)構(gòu)和政府機(jī)關(guān)使用的計(jì)算機(jī)中都包含著可以硬編碼的后門(mén)。這份報(bào)告引起了很大的爭(zhēng)議。甚至引發(fā)了Errat
在新的半導(dǎo)體制造工藝中,F(xiàn)PGA通常是最先被采用、驗(yàn)證和優(yōu)化該工藝的器件之一。Altera公司資深副總裁,首席技術(shù)官M(fèi)isha Burich認(rèn)為,目前業(yè)界正面臨著靈活性和效率的兩難選擇,集成微處理器+DSP+專(zhuān)用IP+可編程架構(gòu)的
頻譜分析儀是微電子測(cè)量領(lǐng)域中最基礎(chǔ)、最重要的測(cè)量?jī)x器之一,是從事各種電子產(chǎn)品研發(fā)、生產(chǎn)、檢驗(yàn)的重要工具。高分辨率、寬頻帶數(shù)字頻譜分析的方法和實(shí)現(xiàn)一直是該領(lǐng)域的研究熱點(diǎn)[1]?,F(xiàn)代頻譜分析儀是基于現(xiàn)代數(shù)字信