
本文主要介紹了賽靈思Kintex-7 FPGA 系列芯片的性能。業(yè)界最佳性價比Kintex-7 FPGA 是一款新型的 FPGA,展現(xiàn)高端性能,成本降低過半。Kintex-7 系列是在通用 28nm 架構(gòu)基礎上構(gòu)建的三大產(chǎn)品系列之一,其設計實現(xiàn)了最
隨著系統(tǒng)芯片 (SoC) 設計的體積與復雜度持續(xù)升高,驗證作業(yè)變成了瓶頸:占了整個 SoC 研發(fā)過程中 70% 的時間。因此,任何能夠降低驗證成本并能更早實現(xiàn)驗證 sign-off 的方法都是眾人的注目焦點。臺灣工業(yè)技術(shù)研究院
導入靈活的FPGA驗證方法
導入靈活的FPGA驗證方法
摘要:為了縮短研發(fā)周期,需要在實驗室模擬出無線信道的各種傳播特性,無線信道模擬器設計必不可少。采用基于頻率選擇性信道Jakes仿真器模型,使用Xilinx公司的VIrtex-2p模擬實現(xiàn)了頻率選擇性衰落信道,最后將數(shù)據(jù)通
現(xiàn)象一:這板子的PCB設計要求不高,就用細一點的線,自動布吧點評:自動布線必然要占用更大的PCB面積,同時產(chǎn)生比手動布線多好多倍的過孔,在批量很大的產(chǎn)品中,PCB廠家降價所考慮的因素除了商務因素外,就是線寬和過
一、FPGA的基本結(jié)構(gòu)FPGA由6部分組成,分別為可編程輸入/輸出單元、基本可編程邏輯單元、嵌入式塊RAM、豐富的布線資源、底層嵌入功能單元和內(nèi)嵌專用硬核等。每個單元簡介如下:1.可編程輸入/輸出單元(I/O單元)目前大
目前越來越多的家用電器從低速的撥號上網(wǎng)向?qū)拵Щヂ?lián)網(wǎng)接入或互聯(lián)網(wǎng)協(xié)議電視(IPTV)轉(zhuǎn)移,尤其是IPTV有望在中國獲得快速的發(fā)展。比較而言,IPTV的基礎設施成本相當?shù)?,因為這種方法不需要銅軸電纜,而是采用DSL或?qū)拵ф?/p>
摘要:卷積碼是一種性能優(yōu)良的差錯控制編碼。介紹了卷積碼編碼原理,基于FPGA利用VHDL硬件描述語言實現(xiàn)了一個(2,1,9)卷積碼編碼器。給出了仿真結(jié)果,并在FPGA器件上驗證實現(xiàn)。仿真及測試結(jié)果表明,達到了預期的設計
目前越來越多的家用電器從低速的撥號上網(wǎng)向?qū)拵Щヂ?lián)網(wǎng)接入或互聯(lián)網(wǎng)協(xié)議電視(IPTV)轉(zhuǎn)移,尤其是IPTV有望在中國獲得快速的發(fā)展。比較而言,IPTV的基礎設施成本相當?shù)?,因為這種方法不需要銅軸電纜,而是采用DSL或?qū)拵ф?/p>
目前越來越多的家用電器從低速的撥號上網(wǎng)向?qū)拵Щヂ?lián)網(wǎng)接入或互聯(lián)網(wǎng)協(xié)議電視(IPTV)轉(zhuǎn)移,尤其是IPTV有望在中國獲得快速的發(fā)展。比較而言,IPTV的基礎設施成本相當?shù)停驗檫@種方法不需要銅軸電纜,而是采用DSL或?qū)拵ф?/p>
摘要:介紹了一種以CPLD為基礎的對多DSP和FPCA芯片實現(xiàn)程序遠程更新、加載的設計方法。詳細分析了軟硬件架構(gòu)及具體實施方案,對以DSP+FPCA為架構(gòu)的信號處理模塊實現(xiàn)遠程更新、加載,有重要的使用價值。 關(guān)鍵詞:遠程
摘要:以Altera公司的QuartusⅡ7.2作為開發(fā)工具,研究了基于FPGA的DDS IP核設計,并給出基于Signal TapⅡ嵌入式邏輯分析儀的仿真測試結(jié)果。將設計的DDS IP核封裝成為SOPC Builder自定義的組件,結(jié)合32位嵌入式CPU軟
本文將概括了在LabVIEW中可用的幾種計算模型,以及何時使用這些模型的指南。目錄1.引言2.數(shù)據(jù)流3.數(shù)學文本公式4.ODE建模5.狀態(tài)圖6.中斷驅(qū)動式編程7.C 代碼8.案例研究——帶刷直流電機控制9.如欲了解更多引
Author(s):Stephen Kulakowski - Harris RF Communications DivisionIndustry:Aerospace/Avionics, Telecommunications, RF/Communications, Government/DefenseProducts:Data Acquisition, Digital I/O, LabVIEW, P
未來幾年,F(xiàn)PGA融合架構(gòu)的演進還在持續(xù),而這需硬件和軟件的“鼎力相助”。MishaBurich指出,3D封裝和OpenCL將是關(guān)鍵支撐技術(shù)。日前,Altera宣布采用TSMC的CoWoS(基底晶圓芯片生產(chǎn))技術(shù),開發(fā)出全球首顆能
未來幾年,F(xiàn)PGA融合架構(gòu)的演進還在持續(xù),而這需硬件和軟件的“鼎力相助”。Misha Burich指出,3D封裝和Open CL將是關(guān)鍵支撐技術(shù)。日前,Altera宣布采用TSMC的CoWoS(基底晶圓芯片生產(chǎn))技術(shù),開發(fā)出全球首顆能夠整合多
摘要:以某高速實時頻譜儀為應用背景,論述了5 Gsps采樣率的高速數(shù)據(jù)采集系統(tǒng)的構(gòu)成和設計要點,著重分析了采集系統(tǒng)的關(guān)鍵部分高速ADC(analog to digital,模數(shù)轉(zhuǎn)換器)的設計、系統(tǒng)采樣時鐘設計、模數(shù)混合信號完整性
摘要:半導體激光器的自動功率控制是解決激光器閾值漂移的重要手段,本文設計了一個基于FPGA的數(shù)字激光自動功率控制系統(tǒng),該控制系統(tǒng)主要由光電檢測、A/D轉(zhuǎn)換、SOC控制、APC判定、PWM反饋輸出及低通濾波幾個部分組成
破片速度是戰(zhàn)斗部爆炸效能*估的一個重要參數(shù)。傳統(tǒng)的靶場破片測速系統(tǒng)多使用多路數(shù)據(jù)采集卡設置好的參數(shù)現(xiàn)場采集標靶的試驗波形,試驗完成后再交由計算機進行后期處理和解讀以獲取破片速度等參數(shù)。但隨著軍事科技的日