
摘要:為實現(xiàn)線性調(diào)頻信號的數(shù)字脈沖壓縮,設(shè)計一個FPGA硬件平臺,并著重提出一種基于FPGA IP核的脈沖壓縮設(shè)計方法。針對脈沖壓縮進行了理論分析和Matlab仿真,設(shè)計完成后對系統(tǒng)軟、硬件進行了全面測試,并根據(jù)實測數(shù)
ProtoLink的誕生對于大型SoC的系統(tǒng)級驗證而言,F(xiàn)PGA原型板是高性價比的快速驗證平臺。思源科技股份有限公司(SpringSoft)資深處長茅華指出:“當(dāng)需要對大型SoC做軟硬件協(xié)同驗證時,你可以選擇服務(wù)器或工作站平臺進行模
存儲器是用來存儲程序和數(shù)據(jù)的部件,有了存儲器,計算機才有記憶功能,才能保證正常工作。它根據(jù)控制器指定的位置存進和取出信息。 引言 只要在現(xiàn)在的市場上走一圈就會發(fā)現(xiàn),大部分的中小規(guī)模 LED LED(L
摘要:與通常采用外圍的CPLD器件和CPU來產(chǎn)生配置接口控制邏輯的方法不同,本文設(shè)計了采用嵌入到FPGA的Leon3開源CPU軟核來控制實現(xiàn)Virtex系列FPGA的SelectMap接口配置的方法,可將其應(yīng)用于對FPGA芯片的在線配置。該方
摘要:詳細分析了SVPWM的原理,介紹一種根據(jù)負載的功率因子來決定電壓空間零矢量的分配與作用時間的SVPWM算法,使得橋臂開關(guān)在通過其電流最大時的一段連續(xù)時間內(nèi)沒有開關(guān)動作。這樣在提高開關(guān)頻率的同時減小了開關(guān)電
存儲器是用來存儲程序和數(shù)據(jù)的部件,有了存儲器,計算機才有記憶功能,才能保證正常工作。它根據(jù)控制器指定的位置存進和取出信息。 引言 只要在現(xiàn)在的市場上走一圈就會發(fā)現(xiàn),大部分的中小規(guī)模 LED LED(L
存儲器是用來存儲程序和數(shù)據(jù)的部件,有了存儲器,計算機才有記憶功能,才能保證正常工作。它根據(jù)控制器指定的位置存進和取出信息。 引言 只要在現(xiàn)在的市場上走一圈就會發(fā)現(xiàn),大部分的中小規(guī)模 LED LED(L
Leon3軟核的FPGA SelectMap接口配置設(shè)計
摘要:詳細分析了SVPWM的原理,介紹一種根據(jù)負載的功率因子來決定電壓空間零矢量的分配與作用時間的SVPWM算法,使得橋臂開關(guān)在通過其電流最大時的一段連續(xù)時間內(nèi)沒有開關(guān)動作。這樣在提高開關(guān)頻率的同時減小了開關(guān)電
摘要 給出了一種由FPGA實現(xiàn)的無線傳感器網(wǎng)絡(luò)MAC控制器的設(shè)計方法,采用自頂向下的方法設(shè)計各個模塊,并在QuartusII8.0完成了仿真,該控制器主要支持IEEE802.15.4協(xié)議。測試結(jié)果表明,該MAC控制器支持20~250 kb&mi
摘要:在SoC開發(fā)過程中,基于FPGA的原型驗證是一種有效的驗證方法,它不僅能加快SoC的開發(fā),降低SoC應(yīng)用系統(tǒng)的開發(fā)成本,而且提高了流片的成功率。文章主要描述了基于FPGA的SoC原型驗證的設(shè)計與實現(xiàn),針對FPGA基驗證
摘要:使用Verilog HDL硬件描述語言完成了對CAN總線控制器的設(shè)計,能夠?qū)崿F(xiàn)符合CAN2.0A協(xié)議的所有功能。本總線控制器的外部接口采用Altera公司開發(fā)的Avalon總線接口,增強了控制器的應(yīng)用靈活性。本設(shè)計使用Modelsim
Intelligent Digital Video Surveillance Is Bounding to Mature摘要:視頻監(jiān)控技術(shù)伴隨著“平安中國”的暢想以及北京奧運會和上海世博會等大型活動的順利舉辦,成為近期備受關(guān)注的電子技術(shù)應(yīng)用領(lǐng)域。作為
Intelligent Digital Video Surveillance Is Bounding to Mature摘要:視頻監(jiān)控技術(shù)伴隨著“平安中國”的暢想以及北京奧運會和上海世博會等大型活動的順利舉辦,成為近期備受關(guān)注的電子技術(shù)應(yīng)用領(lǐng)域。作為
摘要:現(xiàn)有變電站改造成數(shù)字化變電站時需要增加過程層設(shè)備,其中對刀閘接口控制箱的動作可靠性提出了極高的要求。提出一種基于雙FPGA實現(xiàn)多重邏輯閉鎖的刀閘接口控制箱實現(xiàn)方案。設(shè)計了FPGA電源和時鐘實現(xiàn)電路,兩塊
萊迪斯半導(dǎo)體(Lattice)今年第一季財報表現(xiàn)優(yōu)于原本預(yù)期,營業(yè)收入8260萬美元,季增長率13%,與去年同期相較成長率達17%;先前財務(wù)預(yù)測季增率僅2- 7%。 分析主要成長原因,是來自于客戶對PLD新品MachXO2的良好回應(yīng)。
摘要:提出了以AVR ATmega128單片機和Altera公司的Cyclone系列EP1C3T100為核心的系統(tǒng)設(shè)計方案。分析了數(shù)字式低頻相位測量儀的測量原理和測量誤差及其消除的方法。利用單片機強勁的運算、控制功能和FPGA運算速度快、資
摘要:為了克服一般車載導(dǎo)航系統(tǒng)定位不連貫的缺陷,利用NiosⅡ軟核處理器配置靈活、擴展性強等特點,結(jié)合GPS和GSM模塊,設(shè)計出了一種基于SoPC技術(shù)的雙重定位系統(tǒng)。該設(shè)計利用SoPC Builder開發(fā)工具將NiosⅡ處理器、存
本設(shè)計中存儲的圖像數(shù)據(jù)所采用的像素位深為3 位,共可顯示8種顏色。在實際應(yīng)用中,可以使用更大的存儲器,最終實現(xiàn)256 色圖像,乃至真彩色圖像的顯示。在此設(shè)計基礎(chǔ)上,通過使用SDRAM 等外部存儲器,利用DMA 控制方式,并且配合Altera 的nios 嵌入式軟核CPU ,可以在SOPC 開發(fā)平臺上最終實現(xiàn)兼容SVGA ,TVGA 標準等的更復(fù)雜顯示控制器。
21ic訊 MathWorks 日前宣布適用于 Xilinx FPGA 開發(fā)板且新添了 FPGA 在環(huán) (FIL) 功能的 EDA Simulator Link 3.3 面市。FIL 使工程師們能夠在使用 Simulink 作為系統(tǒng)級測試臺架的同時,以硬件速度驗證其設(shè)計。EDA Sim