
基于FPGA和VHDL語(yǔ)言的多按鍵狀態(tài)識(shí)別系統(tǒng)
摘要:本文首先介紹了 AHB和OPB總線協(xié)議特點(diǎn),并在此基礎(chǔ)上詳細(xì)闡述了 OPB_AHB總線橋接器的功能和設(shè)計(jì)思路,最后給出了 OPB_AHB的驗(yàn)證方法和仿真結(jié)果。并在 Xilinx的EDK環(huán)境下利用MicroBlaze軟核構(gòu)建了 SoC系統(tǒng)并通
摘要:本文針對(duì)由FPGA構(gòu)成的高速數(shù)據(jù)采集系統(tǒng)數(shù)據(jù)處理能力弱的問(wèn)題,提出FPGA與單片機(jī)實(shí)現(xiàn)數(shù)據(jù)串行通信的解決方案。在通信過(guò)程中完全遵守RS232協(xié)議,具有較強(qiáng)的通用性和推廣價(jià)值。 1 前言 現(xiàn)場(chǎng)可編程邏輯器件(FPG
摘 要: 介紹了基于FPGA+DSP+ARM的數(shù)據(jù)傳送總線變換器的整體設(shè)計(jì)及ARM、DSP和FPGA的器件選型,詳細(xì)描述了ARM與DSP、DSP與FPGA的接口電路設(shè)計(jì),給出了系統(tǒng)軟件結(jié)構(gòu)設(shè)計(jì),詳細(xì)描述了HPI驅(qū)動(dòng)程序的實(shí)現(xiàn)過(guò)程?! ≡?/p>
基于FPGA+DSP+ARM的數(shù)據(jù)傳送總線變換器
您可以顯著提高無(wú)線系統(tǒng)中信號(hào)處理功能的性能。怎樣提高呢?有效方法是利用FPGA結(jié)構(gòu)的靈活性和目前受益于并行處理的FPGA架構(gòu)中的嵌入式DSP模塊。 常見(jiàn)于無(wú)線應(yīng)用中這類(lèi)處理包括有限沖激響應(yīng)(FIR)濾波、
【摘 要】詳細(xì)介紹了反熔絲FPGA在提高密碼芯片速度和對(duì)密碼算法進(jìn)行保護(hù)方面的應(yīng)用,并給出了密碼算法芯片中部分模塊的實(shí)現(xiàn)方法。 【關(guān)鍵詞】密碼算法 反熔絲FPGA 密碼芯片1 引言 隨著計(jì)算機(jī)和通信的
隨著工藝技術(shù)向65nm以及更小尺寸的邁進(jìn),出現(xiàn)了兩類(lèi)關(guān)鍵的開(kāi)發(fā)問(wèn)題:待機(jī)功耗和開(kāi)發(fā)成本。這兩個(gè)問(wèn)題在每一新的工藝節(jié)點(diǎn)上都非常突出,現(xiàn)在已經(jīng)成為設(shè)計(jì)團(tuán)隊(duì)面臨的主要問(wèn)題。在設(shè)計(jì)方法上從專(zhuān)用集成電路(ASIC)和專(zhuān)
1 引言 隨著數(shù)字技術(shù)日益廣泛的應(yīng)用,以現(xiàn)場(chǎng)可編程門(mén)陣列FPGA(Field Programmable Gate Array)[1]為代表的ASIC[2]器件得到了迅速的普及和發(fā)展,器件的集成度和速度都在高速增長(zhǎng)。FPGA既具有門(mén)陣列的高邏輯密度和
1 引言 隨著數(shù)字技術(shù)日益廣泛的應(yīng)用,以現(xiàn)場(chǎng)可編程門(mén)陣列FPGA(Field Programmable Gate Array)[1]為代表的ASIC[2]器件得到了迅速的普及和發(fā)展,器件的集成度和速度都在高速增長(zhǎng)。FPGA既具有門(mén)陣列的高邏輯密度和
減少FPGA的功耗可帶來(lái)許多好處,如提高可靠性、降低冷卻成本、簡(jiǎn)化電源和供電方式、延長(zhǎng)便攜系統(tǒng)的電池壽命等。無(wú)損于性能的低功耗設(shè)計(jì)既需要有高功率效率的FPGA架構(gòu),也需要有能駕馭架構(gòu)組件的良好設(shè)計(jì)規(guī)范。
編者按:有人稱全球經(jīng)濟(jì)已經(jīng)進(jìn)入“后危機(jī)時(shí)代”,也有人認(rèn)為經(jīng)濟(jì)形勢(shì)仍然很?chē)?yán)峻。國(guó)際FPGA巨頭面對(duì)并不明朗的全球經(jīng)濟(jì)形勢(shì),將如何推動(dòng)亞太地區(qū)和中國(guó)市場(chǎng)的擴(kuò)張?從去年下半年到現(xiàn)在,他們?cè)趤喬珔^(qū)有哪些
基于Xilinx 和FPGA的DDR2 SDRAM存儲(chǔ)器接口控制器的設(shè)計(jì)
您可以顯著提高無(wú)線系統(tǒng)中信號(hào)處理功能的性能。怎樣提高呢?有效方法是利用FPGA結(jié)構(gòu)的靈活性和目前受益于并行處理的FPGA架構(gòu)中的嵌入式DSP模塊。 常見(jiàn)于無(wú)線應(yīng)用中這類(lèi)處理包括有限沖激響應(yīng)(FIR)濾波、
隨著工藝技術(shù)向65nm以及更小尺寸的邁進(jìn),出現(xiàn)了兩類(lèi)關(guān)鍵的開(kāi)發(fā)問(wèn)題:待機(jī)功耗和開(kāi)發(fā)成本。這兩個(gè)問(wèn)題在每一新的工藝節(jié)點(diǎn)上都非常突出,現(xiàn)在已經(jīng)成為設(shè)計(jì)團(tuán)隊(duì)面臨的主要問(wèn)題。在設(shè)計(jì)方法上從專(zhuān)用集成電路(ASIC)和專(zhuān)
1 引言 隨著數(shù)字技術(shù)日益廣泛的應(yīng)用,以現(xiàn)場(chǎng)可編程門(mén)陣列FPGA(Field Programmable Gate Array)[1]為代表的ASIC[2]器件得到了迅速的普及和發(fā)展,器件的集成度和速度都在高速增長(zhǎng)。FPGA既具有門(mén)陣列的高邏輯密度和
1 引言 隨著數(shù)字技術(shù)日益廣泛的應(yīng)用,以現(xiàn)場(chǎng)可編程門(mén)陣列FPGA(Field Programmable Gate Array)[1]為代表的ASIC[2]器件得到了迅速的普及和發(fā)展,器件的集成度和速度都在高速增長(zhǎng)。FPGA既具有門(mén)陣列的高邏輯密度和
減少FPGA的功耗可帶來(lái)許多好處,如提高可靠性、降低冷卻成本、簡(jiǎn)化電源和供電方式、延長(zhǎng)便攜系統(tǒng)的電池壽命等。無(wú)損于性能的低功耗設(shè)計(jì)既需要有高功率效率的FPGA架構(gòu),也需要有能駕馭架構(gòu)組件的良好設(shè)計(jì)規(guī)范。
國(guó)際電子商情訊 Altera公司日前宣布,第二季度銷(xiāo)售達(dá)到4.693億美元,比2010年第一季度增長(zhǎng)17%,比2009年第二季度增長(zhǎng)68%。新產(chǎn)品銷(xiāo)售持續(xù)增長(zhǎng)36%。2010年第二季度凈收入為1.806億美元,每股攤薄后收益0.58美元,與之
視頻監(jiān)控系統(tǒng)是火車(chē)站、機(jī)場(chǎng)、銀行、娛樂(lè)場(chǎng)所、購(gòu)物中心甚至家庭保安的重要組件。隨著安全風(fēng)險(xiǎn)的增加,對(duì)視覺(jué)監(jiān)視和記錄事件的需求以多種使用模式激增。因此,新架構(gòu)必須為橫跨一整套日漸繁雜的視頻監(jiān)控系統(tǒng)要求的成