
摘要:本文提出了一種基于FPGA的圖像裁剪電路的設(shè)計(jì)方法,利用像素的抽取改變圖像的分辨率,從而達(dá)到圖像裁剪的效果。與傳統(tǒng)的方法相比,這種方法簡單易行,開發(fā)成本低,圖像的清晰度能滿足一定的要求。此方法數(shù)據(jù)處
摘要:為了解決PCI9052和雙口RAM之間讀寫時(shí)序不匹配的問題,本設(shè)計(jì)采用可編程器件來實(shí)現(xiàn)它們之間的接口電路。此電路可以使系統(tǒng)更加緊湊。核心邏輯部分采用有限狀態(tài)機(jī)實(shí)現(xiàn),使控制邏輯直觀簡單,提高了設(shè)計(jì)效率。 通
目前,顯示屏按數(shù)據(jù)的傳輸方式主要有兩類:一類是采用與計(jì)算機(jī)顯示同一內(nèi)容的實(shí)時(shí)視頻屏;另一類為通過USB、以太網(wǎng)等通信手段把顯示內(nèi)容發(fā)給顯示屏的獨(dú)立視頻源顯示屏,若采用無線通信方式,還可以隨時(shí)更新顯示內(nèi)容,靈
在低成本FPGA中實(shí)現(xiàn)動態(tài)相位調(diào)整
2010年ARM/FPGA/SOPC嵌入式技術(shù)全國巡回師資培訓(xùn)班
2010年ARM/FPGA/SOPC嵌入式技術(shù)全國巡回師資培訓(xùn)班
2010年ARM/FPGA/SOPC嵌入式技術(shù)全國巡回師資培訓(xùn)班
摘要:本文提出了一種基于FPGA的圖像裁剪電路的設(shè)計(jì)方法,利用像素的抽取改變圖像的分辨率,從而達(dá)到圖像裁剪的效果。與傳統(tǒng)的方法相比,這種方法簡單易行,開發(fā)成本低,圖像的清晰度能滿足一定的要求。此方法數(shù)據(jù)處
對許多包含并行性或可流水化的算法而言,由于裕量連接帶寬可實(shí)現(xiàn)用戶自定義的數(shù)據(jù)通路,這樣,邏輯可在一個(gè)時(shí)鐘周期內(nèi)訪問存儲器或訪問另一個(gè)邏輯塊的結(jié)果,從而使FPGA的持續(xù)性能可接近峰值性能。由于固定架構(gòu)具備預(yù)先確定的用以實(shí)現(xiàn)不同功能的邏輯塊集合,所以可以為FPGA配置支持某種給定算法的最優(yōu)邏輯函數(shù)比例來實(shí)現(xiàn)器件資源的最佳利用。
Altera 公司今天宣布其Stratix® IV GT FPGA 實(shí)現(xiàn)了與Avago公司 的 40G 四通道小型可插拔 (QSFP) 光學(xué)模塊的互操作性。QSFP 光學(xué)模塊在單條光纖電纜鏈路上數(shù)據(jù)速率為 40-Gbps。利用 Stratix IV GT FPGA 中特有的
目前,顯示屏按數(shù)據(jù)的傳輸方式主要有兩類:一類是采用與計(jì)算機(jī)顯示同一內(nèi)容的實(shí)時(shí)視頻屏;另一類為通過USB、以太網(wǎng)等通信手段把顯示內(nèi)容發(fā)給顯示屏的獨(dú)立視頻源顯示屏,若采用無線通信方式,還可以隨時(shí)更新顯示內(nèi)容,靈
甚于ARM和FPGA的全彩獨(dú)立視頻LED系統(tǒng)
IPTV視頻廣播中采用FPGA作為編碼和解碼平臺的好處是明顯的。然而,為FPGA供電可能是一個(gè)挑戰(zhàn),而采用根據(jù)電源要求設(shè)計(jì)的專用電源管理器件,如MIC68200,將極大地縮短新系統(tǒng)的上市時(shí)間。
IPTV視頻廣播中采用FPGA作為編碼和解碼平臺的好處是明顯的。然而,為FPGA供電可能是一個(gè)挑戰(zhàn),而采用根據(jù)電源要求設(shè)計(jì)的專用電源管理器件,如MIC68200,將極大地縮短新系統(tǒng)的上市時(shí)間。
摘要:設(shè)計(jì)基于FPGA的IP-BX電話應(yīng)用系統(tǒng),用于傳統(tǒng)的電話網(wǎng)絡(luò)(PSTN)與PC機(jī)之間的接口連接。USB2.0接口器件EZ-USB FX2 CY7C68013A-56工作在slave FIFO模式,為基于FPGA的嵌入式系統(tǒng)與PC機(jī)之間提供數(shù)據(jù)和命令通道,從
FPGA的嵌入式系統(tǒng)USB接口設(shè)計(jì)
對許多包含并行性或可流水化的算法而言,由于裕量連接帶寬可實(shí)現(xiàn)用戶自定義的數(shù)據(jù)通路,這樣,邏輯可在一個(gè)時(shí)鐘周期內(nèi)訪問存儲器或訪問另一個(gè)邏輯塊的結(jié)果,從而使FPGA的持續(xù)性能可接近峰值性能。由于固定架構(gòu)具備預(yù)先確定的用以實(shí)現(xiàn)不同功能的邏輯塊集合,所以可以為FPGA配置支持某種給定算法的最優(yōu)邏輯函數(shù)比例來實(shí)現(xiàn)器件資源的最佳利用。
在一個(gè)領(lǐng)域中,如果唯一不變的是變化,那么不需要對電子技術(shù)和設(shè)計(jì)方法的發(fā)展變化做多少回顧,就能見證到變化是如何使設(shè)計(jì)工程師能夠創(chuàng)建出下一代創(chuàng)新產(chǎn)品。微處理器得到大規(guī)模應(yīng)用后,價(jià)廉物美的新技術(shù)為基于軟件的
摘要:利用現(xiàn)場可編程門陣列(FPGA)設(shè)計(jì)并實(shí)現(xiàn)直接數(shù)字頻率合成器(DDS)。結(jié)合DDS的結(jié)構(gòu)和原理,給出系統(tǒng)設(shè)計(jì)方法,并推導(dǎo)得到參考頻率與輸出頻率間的關(guān)系。DDS具有高穩(wěn)定度,高分辨率和高轉(zhuǎn)換速度,同時(shí)利用Ahera公司
摘要:介紹一種基于FPGA技術(shù)的時(shí)間間隔測量方法,通過分析FPGA的主要技術(shù)優(yōu)勢及其在工業(yè)控制領(lǐng)域中所處的重要地位,給出設(shè)計(jì)時(shí)間間隔測量模塊所選用的FPGA器件并進(jìn)行硬件設(shè)計(jì),以及所選用的軟件并進(jìn)行軟件設(shè)計(jì)。描述