日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁(yè) > EDA > 電子設(shè)計(jì)自動(dòng)化
[導(dǎo)讀]針對(duì)數(shù)字基帶信號(hào)的特點(diǎn)和通信系統(tǒng)中對(duì)數(shù)字信號(hào)傳輸?shù)囊?,研究一種基于FPGA的DSP技術(shù)和DDS技術(shù)的軟件無(wú)線電調(diào)制器的設(shè)計(jì)方法。在FPGA平臺(tái)上設(shè)計(jì)具有ASK,F(xiàn)SK,PSK和QAM調(diào)制功能的軟件無(wú)線電調(diào)制器。該系統(tǒng)具有可重復(fù)編程和動(dòng)態(tài)重構(gòu)的優(yōu)點(diǎn),使系統(tǒng)易于修改和功能升級(jí),靈活性強(qiáng)。

0 引言
    軟件無(wú)線電是在無(wú)線通信領(lǐng)域提出的一種新的通信系統(tǒng)體系結(jié)構(gòu),其核心思想是以開(kāi)放性、標(biāo)準(zhǔn)化、模塊化的硬件為通用平臺(tái),通過(guò)在平臺(tái)加載不同軟件來(lái)實(shí)現(xiàn)對(duì)工作頻段、調(diào)制解調(diào)、信道多址方式等無(wú)線功能的靈活配置。而調(diào)制解調(diào)技術(shù)是軟件無(wú)線電的主要組成部分。直接數(shù)字合成技術(shù)(DDS)具有較高的頻率分辨率,可實(shí)現(xiàn)快速的頻率切換,能夠保持相位的連續(xù)性,很容易實(shí)現(xiàn)幅度、頻率和相位的數(shù)控調(diào)制。目前,軟件無(wú)線電調(diào)制技術(shù)多采用具有調(diào)制功能的專(zhuān)用芯片或可編程器件和專(zhuān)用芯片相結(jié)合的方法實(shí)現(xiàn),靈活性并不是很強(qiáng)。
    基于此,本系統(tǒng)在分析數(shù)字調(diào)制技術(shù)和DDS原理的基礎(chǔ)上,詳述了一種基于FPGA的DSP技術(shù)和DDS技術(shù)的適合于軟件無(wú)線電使用的可控?cái)?shù)字調(diào)制器的設(shè)計(jì)過(guò)程,并在系統(tǒng)中進(jìn)行了功能驗(yàn)證。此調(diào)制器以FPGA硬件平臺(tái)為核心,可實(shí)現(xiàn)ASK,F(xiàn)SK,PSK,QAM等調(diào)制方式,靈活性強(qiáng)。

1 數(shù)字調(diào)制和DDS基本概述
    在數(shù)字通信系統(tǒng)中,為了使數(shù)字信號(hào)能在帶限信道中傳輸,就必須將編碼后的信號(hào)進(jìn)行數(shù)字調(diào)制。在此,主要分析和實(shí)現(xiàn)二進(jìn)制單極性不歸零碼的鍵控調(diào)制。常見(jiàn)的二進(jìn)制調(diào)制方式有ASK,F(xiàn)SK,PSK,QAM等。
    直接數(shù)字合成(DDS)器具有數(shù)控頻率合成的功能,它以數(shù)控振蕩器的方式產(chǎn)生頻率、相位和幅度可控的正弦波,電路主要由相位累加器、相位調(diào)制器、正弦ROM查找表、系統(tǒng)時(shí)鐘、D/A、LPF等組成。本文中用DDS產(chǎn)生的正弦波作為載波,具有精確、靈活、便于集成等優(yōu)點(diǎn)。DDS原理基本結(jié)構(gòu)圖如圖1所示。


    使用DDS結(jié)構(gòu)易實(shí)現(xiàn)頻率調(diào)制、相位調(diào)制和幅度調(diào)制,以DDS作為載波信號(hào)發(fā)生部分,具有頻率穩(wěn)定度高,頻率轉(zhuǎn)換速度快,輸出帶寬寬,頻率分辨率高等特點(diǎn)。

2 基于FPGA的調(diào)制器的具體設(shè)計(jì)
    該設(shè)計(jì)借助QuartusⅡ7.2和Matlab/DSP Builder 7.2開(kāi)發(fā)環(huán)境,在FPGA硬件平臺(tái)上實(shí)現(xiàn),最大限度的實(shí)現(xiàn)了集成化。圖2是該設(shè)計(jì)的FPGA系統(tǒng)原理框圖,數(shù)字功能模塊全部集成在一片F(xiàn)PGA上,實(shí)現(xiàn)了SoPC的設(shè)計(jì)思想。


    該設(shè)計(jì)由按鍵輸入、二進(jìn)制基帶信號(hào)產(chǎn)生、數(shù)字調(diào)制和顯示等模塊組成,其功能是由按鍵輸入設(shè)定值,同時(shí)在LED上進(jìn)行顯示,并根據(jù)設(shè)定值對(duì)二進(jìn)制基帶信號(hào)進(jìn)行相應(yīng)的數(shù)字調(diào)制,產(chǎn)生調(diào)制信號(hào)輸出?,F(xiàn)將各模塊的具體設(shè)計(jì)和功能描述如下:
    按鍵輸入模塊  輸入采用按鍵和撥碼開(kāi)關(guān)實(shí)現(xiàn),通過(guò)復(fù)用的方式用于選擇調(diào)制方式,輸入信號(hào)頻率和幅度。在FPGA內(nèi)部設(shè)計(jì)了一個(gè)按鍵接口模塊,用于處理和存儲(chǔ)輸入的設(shè)定值,輸出到LED顯示,并輸出相應(yīng)的控制信號(hào)和調(diào)制模塊所需的載波頻率和幅度控制字等。
    二進(jìn)制基帶信號(hào)產(chǎn)生模塊  該設(shè)計(jì)中的基帶信號(hào)由一個(gè)基于DDS的矩形脈沖發(fā)生器和偽隨機(jī)序列M序列發(fā)生器產(chǎn)生。碼元速率可通過(guò)按鍵模塊輸入頻率字到矩形脈沖發(fā)生器控制輸出脈沖頻率,從而控制M序列輸出頻率來(lái)實(shí)現(xiàn)。當(dāng)然,作為調(diào)制器,二進(jìn)制數(shù)字基帶信號(hào)是由外部輸入的。本模塊是為了驗(yàn)證系統(tǒng)功能和需要滿(mǎn)足系統(tǒng)產(chǎn)生單純的數(shù)字調(diào)制信號(hào)時(shí)而設(shè)計(jì)的,具體見(jiàn)系統(tǒng)原理圖中juxing_signal和m_array_exa-mple模塊。
    數(shù)字調(diào)制模塊  數(shù)字調(diào)制模塊是整個(gè)系統(tǒng)的核心部分,包括ASK,F(xiàn)SK,PSK和QAM等數(shù)字調(diào)制方式。本模塊以DDS為核心模型,采用Quart-usⅡ7.2和Matlab/DSP Builder7.2進(jìn)行硬件的軟件化設(shè)計(jì),具體見(jiàn)系統(tǒng)原理圖中tiaozhi_example,QAM_tiaozhi_example和BUSMAX模塊。系統(tǒng)主要由時(shí)鐘和復(fù)位輸入端(CLOCK和SW[0])、調(diào)制方式選擇輸入端(SW[1],SW[2]和SW[3])、基帶信號(hào)輸入端(jidai_signal,jidai_sign-all,jidai_signal2)和頻率幅度字輸入端(freql[31..O],freq2[31..O],freq4[31..0]和amp[17..O])組成。頻率和幅度字由按鍵輸入實(shí)際頻率和幅度值經(jīng)過(guò)按鍵接口模塊處理后,轉(zhuǎn)化為32位頻率字和18位幅度字,從而控制模塊產(chǎn)生所需頻率和幅度的載波信號(hào)。基帶信號(hào)輸入端接收被調(diào)制信號(hào),被調(diào)制信號(hào)根據(jù)所選擇的調(diào)制方式在模塊內(nèi)部進(jìn)行相應(yīng)調(diào)制后輸出到模塊輸出端。

3 系統(tǒng)仿真和硬件實(shí)現(xiàn)與測(cè)試
    在進(jìn)行系統(tǒng)各模塊設(shè)計(jì)的時(shí)候,為了防止在設(shè)計(jì)最后集成系統(tǒng)的時(shí)候出現(xiàn)功能錯(cuò)誤,難于排查和修改,在設(shè)計(jì)過(guò)程中對(duì)各模塊的功能正確性都進(jìn)行了軟件仿真。
    系統(tǒng)中的ASK,F(xiàn)SK,PSK和QAM波形仿真依次如圖3和圖4所示。


    在確保各模塊在獨(dú)立狀態(tài)下均能正確工作后,在QuartusⅡ7.2中進(jìn)行系統(tǒng)集成,并對(duì)集成后的系統(tǒng)進(jìn)行再次的整體仿真。接著,便可以進(jìn)行功能測(cè)試。在功能測(cè)試中使用嵌入式邏輯分析儀SignalTapⅡ進(jìn)行測(cè)試分析。在分析儀中進(jìn)行相應(yīng)的設(shè)置后,把它隨設(shè)計(jì)文件一起下載入目標(biāo)芯片中,用以捕捉芯片內(nèi)部信號(hào)節(jié)點(diǎn)處的信號(hào),并通過(guò)USB接口把數(shù)據(jù)傳回計(jì)算機(jī),并顯示。以下是具體的測(cè)試過(guò)程,選擇相應(yīng)功能控制開(kāi)關(guān),用按鍵輸入所需的載波頻率值和幅度值,通過(guò)LED顯示出來(lái)。相應(yīng)的測(cè)試波形如圖5所示。


    2ASK功能測(cè)試(SW[1]=0,SW[2]=O,SW[3]=O):載波頻率由freql輸入設(shè)置,當(dāng)基帶碼元為高電平1時(shí),輸出正弦信號(hào);當(dāng)為低電平0時(shí),輸出一個(gè)常數(shù)值,從而實(shí)現(xiàn)2ASK調(diào)制。
    2FSK功能測(cè)試(SW[1]=O,SW[2]=1,SW[3]=1):載波信號(hào)頻率由freql和freq2輸入設(shè)置,當(dāng)基帶信號(hào)碼元為高電平1時(shí),輸出頻率為freql正弦波信號(hào);當(dāng)為低電平0時(shí),輸出頻率為freq2正弦波信號(hào),從而實(shí)現(xiàn)了2FSK調(diào)制。
    2PSK功能測(cè)試(SW[1]=0,SW[2]=O,SW[3]=1):載波信號(hào)頻率由freql輸入設(shè)置,但同時(shí)控制了正弦查找表和余弦查找表,當(dāng)基帶信號(hào)碼元為高電平1時(shí),控制正弦表輸出正弦波信號(hào);當(dāng)為低電平0時(shí),輸出余弦波信號(hào),從而實(shí)現(xiàn)了2PSK調(diào)制。
    QAM功能測(cè)試(SW[1]=1,SW[2]=1,SW[3]=0):載波信號(hào)頻率由freq3輸入設(shè)置,同時(shí)控制了正弦查找表和余弦查找表,兩查找表信號(hào)相互正交,兩路基帶信號(hào)碼元分別乘上正余弦查找表輸出信號(hào),然后將輸出信號(hào)進(jìn)行疊加,從而實(shí)現(xiàn)了QAM調(diào)制。

4 結(jié)語(yǔ)
    該設(shè)計(jì)完全在一片F(xiàn)PGA芯片上完成,減少了硬件的搭構(gòu),具有很高的集成度。采用DDS技術(shù)為核心,使載波信號(hào)獲得了較高的性能。借助強(qiáng)大的開(kāi)發(fā)工具和FPGA的可重復(fù)編程及動(dòng)態(tài)重構(gòu)特性,使設(shè)計(jì)更具靈活性和通用性。系統(tǒng)設(shè)計(jì)了按鍵輸入和處理模塊,能根據(jù)需要變更載波頻率,并通過(guò)LED直觀顯示出來(lái)。重點(diǎn)對(duì)調(diào)制模型進(jìn)行了設(shè)計(jì),并進(jìn)行了系統(tǒng)級(jí)仿真和最后的硬件功能測(cè)試,達(dá)到了設(shè)計(jì)的具體要求。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專(zhuān)欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動(dòng)創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來(lái)一場(chǎng)聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會(huì)——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來(lái) 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開(kāi)發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)憑借其開(kāi)發(fā)時(shí)間短、成本效益高以及靈活的現(xiàn)場(chǎng)重配置與升級(jí)等諸多優(yōu)點(diǎn),被廣泛應(yīng)用于各種產(chǎn)品領(lǐng)域。從通信設(shè)備到工業(yè)控制,從汽車(chē)電子到航空航天,F(xiàn)PGA 的身影無(wú)處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門(mén)陣列 FPGA 數(shù)字電源

2025年8月4日 – 提供超豐富半導(dǎo)體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開(kāi)售Altera?的Agilex? 3 FPGA C系列開(kāi)發(fā)套件。此開(kāi)...

關(guān)鍵字: FPGA 邊緣計(jì)算 嵌入式應(yīng)用

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進(jìn)入體內(nèi),并對(duì)體內(nèi)器官或結(jié)構(gòu)進(jìn)行直接觀察和對(duì)疾病進(jìn)行診斷的醫(yī)療設(shè)備,一般由光學(xué)鏡頭、冷光源、光導(dǎo)纖維、圖像傳感器以及機(jī)械裝置等構(gòu)成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關(guān)鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運(yùn)用單片機(jī)和FPGA芯片作為主控制器件 , 單片機(jī)接收從PC機(jī)上傳過(guò)來(lái)的顯示內(nèi)容和顯示控制命令 , 通過(guò)命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號(hào)和同步的控制信號(hào)— 數(shù)據(jù)、時(shí)鐘、行同步和面同步 。FPGA芯...

關(guān)鍵字: 單片機(jī) FPGA LED顯示屏

在異構(gòu)計(jì)算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計(jì)算的關(guān)鍵架構(gòu)。本文基于FSPI(Fast Serial Peripheral Interface)四線模式,在150MHz時(shí)鐘頻率下實(shí)現(xiàn)10.5MB/s的可靠數(shù)據(jù)...

關(guān)鍵字: ARM FPGA FSPI

在全球FPGA市場(chǎng)被Xilinx(AMD)與Intel壟斷的格局下,國(guó)產(chǎn)FPGA廠商高云半導(dǎo)體通過(guò)構(gòu)建自主IP核生態(tài)與智能時(shí)序約束引擎,走出差異化高端化路徑。本文深入解析高云半導(dǎo)體FPGA工具鏈的兩大核心技術(shù)——全棧IP...

關(guān)鍵字: FPGA 高云半導(dǎo)體

2025年6月12日,由安路科技主辦的2025 FPGA技術(shù)沙龍?jiān)谀暇┱秸匍_(kāi),深圳市米爾電子有限公司(簡(jiǎn)稱(chēng):米爾電子)作為國(guó)產(chǎn)FPGA的代表企業(yè)出席此次活動(dòng)。米爾電子發(fā)表演講,并展出米爾基于安路飛龍派的核心板和解決方案...

關(guān)鍵字: FPGA 核心板 開(kāi)發(fā)板

高 I/O、低功耗及先進(jìn)的安全功能,適用于成本敏感型邊緣應(yīng)用

關(guān)鍵字: FPGA I/O 機(jī)器視覺(jué)

本文討論如何為特定應(yīng)用選擇合適的溫度傳感器。我們將介紹不同類(lèi)型的溫度傳感器及其優(yōu)缺點(diǎn)。最后,我們將探討遠(yuǎn)程和本地檢測(cè)技術(shù)的最新進(jìn)展如何推動(dòng)科技進(jìn)步,從而創(chuàng)造出更多更先進(jìn)的溫度傳感器。

關(guān)鍵字: 溫度傳感器 CPU FPGA
關(guān)閉