日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁 > EDA > 電子設(shè)計(jì)自動(dòng)化
[導(dǎo)讀]1引言在數(shù)字化飛速發(fā)展的今天,人們對(duì)微處理器的性能要求也越來越高。作為衡量微處理器性能的主要標(biāo)準(zhǔn),主頻和乘法器運(yùn)行一次乘法的周期息息相關(guān)。因此,為了進(jìn)一步提高微處理器性能,開發(fā)高速高精度的乘法器勢(shì)在必行

1引言

在數(shù)字化飛速發(fā)展的今天,人們對(duì)微處理器的性能要求也越來越高。作為衡量微處理器性能的主要標(biāo)準(zhǔn),主頻和乘法器運(yùn)行一次乘法的周期息息相關(guān)。因此,為了進(jìn)一步提高微處理器性能,開發(fā)高速高精度的乘法器勢(shì)在必行。同時(shí)由于基于IEEE754標(biāo)準(zhǔn)的浮點(diǎn)運(yùn)算具有動(dòng)態(tài)范圍大,可實(shí)現(xiàn)高精度,運(yùn)算規(guī)律較定點(diǎn)運(yùn)算更為簡(jiǎn)捷等特點(diǎn),浮點(diǎn)運(yùn)算單元的設(shè)計(jì)研究已獲得廣泛的重視。本文介紹了32位浮點(diǎn)乘法器的設(shè)計(jì),采用了基4布思算法,改進(jìn)的4:2壓縮器及布思編碼算法,并結(jié)合FPGA自身特點(diǎn),使用流水線設(shè)計(jì)技術(shù),在實(shí)現(xiàn)高速浮點(diǎn)乘法的同時(shí),也使是系統(tǒng)具有了高穩(wěn)定性、規(guī)則的結(jié)構(gòu)、易于FPGA實(shí)現(xiàn)及ASIC的HardCopy等特點(diǎn)。

2運(yùn)算規(guī)則及系統(tǒng)結(jié)構(gòu)

2.1浮點(diǎn)數(shù)的表示規(guī)則

本設(shè)計(jì)采用單精度IEEE754格式【2】。設(shè)參與運(yùn)算的兩個(gè)數(shù)A、B均為單精度浮點(diǎn)數(shù),即:


2.2浮點(diǎn)乘法器的硬件系統(tǒng)結(jié)構(gòu)

本設(shè)計(jì)用于專用浮點(diǎn)FFT處理器,因此對(duì)運(yùn)算速度有較高要求。為了保證浮點(diǎn)乘法器可以穩(wěn)定運(yùn)行在80M以下,本設(shè)計(jì)采用了流水線技術(shù)。流水線技術(shù)可提高同步電路的運(yùn)行速度,加大數(shù)據(jù)吞吐量。而FPGA的內(nèi)部結(jié)構(gòu)特點(diǎn)很適合在其中采用流水線設(shè)計(jì),并且只需要極少或者根本不需要額外的成本。綜上所述,根據(jù)系統(tǒng)分割,本設(shè)計(jì)將采用5級(jí)流水處理,圖1為浮點(diǎn)乘法器的硬件結(jié)構(gòu)圖。


3主要模塊設(shè)計(jì)與仿真

 

3.1指數(shù)處理模塊(E_Adder)設(shè)計(jì)

32位浮點(diǎn)數(shù)格式如文獻(xiàn)【2】中定義。由前述可知,浮點(diǎn)乘法的主要過程是兩個(gè)尾數(shù)相乘,同時(shí)并行處理指數(shù)相加及溢出檢測(cè)。對(duì)于32位的浮點(diǎn)乘法器而言,其指數(shù)為8位,因而本設(shè)計(jì)采用帶進(jìn)位輸出的8位超前進(jìn)位加法器完成指數(shù)相加、去偏移等操作,具體過程如下。

E_Adder模塊負(fù)責(zé)完成浮點(diǎn)乘法器運(yùn)算中指數(shù)域的求和運(yùn)算,如下式所示:

其中,E[8]為MSB位產(chǎn)生的進(jìn)位。Bias=127是IEEE754標(biāo)準(zhǔn)中定義的指數(shù)偏移值。Normalization完成規(guī)格化操作,因?yàn)橹笖?shù)求和結(jié)果與尾數(shù)相乘結(jié)果有關(guān)。在本次設(shè)計(jì)中,通過選擇的方法,幾乎可以在Normalization標(biāo)志產(chǎn)生后立刻獲得積的指數(shù)部分,使E_Adder不處于關(guān)鍵路徑。

本設(shè)計(jì)收集三級(jí)進(jìn)位信號(hào),配合尾數(shù)相乘單元的Normalization信號(hào),對(duì)計(jì)算結(jié)果進(jìn)行規(guī)格化處理,并決定是否輸出無窮大、無窮小或正常值。

根據(jù)E_Adder的時(shí)序仿真視圖,可看出設(shè)計(jì)完全符合應(yīng)用需求。

3.2改進(jìn)的Booth編碼器設(shè)計(jì)

由于整個(gè)乘法器的延遲主要決定于相加的部分積個(gè)數(shù),因此必須減少部分積的數(shù)目才能進(jìn)而縮短整個(gè)乘法器的運(yùn)算延遲。本設(shè)計(jì)采用基4布思編碼器,使得部分積減少到13個(gè),并對(duì)傳統(tǒng)的編碼方案進(jìn)行改進(jìn)。編碼算法如表1所示。

由于FPGA具有豐富的與、或門資源,使得該方法在保證速度和準(zhǔn)確性的前提下,充分利用了FPGA內(nèi)部資源,節(jié)省了面積,同時(shí)符合低功耗的要求。

3.3部分積產(chǎn)生與壓縮結(jié)構(gòu)設(shè)計(jì)

3.3.1部分積產(chǎn)生結(jié)構(gòu)

根據(jù)布思編碼器輸出結(jié)果,部分積產(chǎn)生遵循以下公式【4】:

其中,PPi為部分積;Ai為被乘數(shù)。經(jīng)過隱藏位和符號(hào)位的擴(kuò)展后,26位的被乘數(shù)尾數(shù)將產(chǎn)生13個(gè)部分積。在浮點(diǎn)乘法器中,尾數(shù)運(yùn)算采用的是二進(jìn)制補(bǔ)碼運(yùn)算。因此,當(dāng)NEG=1時(shí)要在部分積的最低位加1,因?yàn)镻Pi只完成了取反操作。而為了加強(qiáng)設(shè)計(jì)的并行性,部分積最低位加1操作在部分積壓縮結(jié)構(gòu)中實(shí)現(xiàn)。另外,為了完成有符號(hào)數(shù)相加,需對(duì)部分積的符號(hào)位進(jìn)行擴(kuò)展,其結(jié)果如圖4所示。13個(gè)部分積中,除第一個(gè)部分積是29位以外,其余部分積擴(kuò)展為32位。其中,第一個(gè)部分積包括3位符號(hào)擴(kuò)展位“SSS”,第2至13個(gè)部分積的符號(hào)擴(kuò)展位為“SS”,加一操作位為“NN”,遵循如下公式: 

其中,i為部分積的行數(shù),sign(i)為第i行部分積的符號(hào)。

3.3.2部分積壓縮結(jié)構(gòu)

本設(shè)計(jì)混合使用4:2壓縮器、3:2壓縮器、全加器和半加器,實(shí)現(xiàn)了13個(gè)部分積的快速壓縮,并保證了精度。本文部分積壓縮結(jié)構(gòu)的劃分如圖2所示。

圖2中,虛線給出了傳統(tǒng)部分積的壓縮劃分,而實(shí)線描述的是本文采用的部分積壓縮結(jié)構(gòu)劃分,這樣的劃分有利于簡(jiǎn)化第二級(jí)的壓縮結(jié)構(gòu),從而在保證速度的基礎(chǔ)上,節(jié)省FPGA內(nèi)部資源。從圖2中可看出,有些位不必計(jì)算,因?yàn)檫@些位是由Booth編碼時(shí)引入的乘數(shù)尾數(shù)的符號(hào)位產(chǎn)生的,48位足以表達(dá)運(yùn)算結(jié)果。

3.3.3改進(jìn)的4:2壓縮器

本設(shè)計(jì)采用廣泛使用的4:2壓縮器,并針對(duì)FPGA內(nèi)部資源特點(diǎn),對(duì)其進(jìn)行了改進(jìn)。如圖3所示。傳統(tǒng)的4:2壓縮器即兩個(gè)全加器級(jí)聯(lián),共需要四個(gè)異或門和8個(gè)與非門。而改進(jìn)的4:2壓縮器需要四個(gè)異或門和兩個(gè)選擇器(MUX)。8個(gè)與非門需要36個(gè)晶體管,而兩個(gè)MUX需要20個(gè)晶體管。同時(shí),F(xiàn)PGA內(nèi)部集成了大量的異或門和選擇器資源,這種設(shè)計(jì)方法也是對(duì)FPGA的一個(gè)充分利用。

由于壓縮部分積需要大量的4:2壓縮器,所以改進(jìn)的電路能在一定程度上減小版圖的面積,也為該乘法器的ASIC后端設(shè)計(jì)帶來了優(yōu)勢(shì)。另外,改進(jìn)的壓縮器的4個(gè)輸入到輸出S的延時(shí)相同,都是3級(jí)XOR門延時(shí)。

 

432位浮點(diǎn)乘法器的實(shí)現(xiàn)與仿真

 

圖4顯示了本設(shè)計(jì)的FPGA時(shí)序仿真結(jié)果,時(shí)序仿真環(huán)境為QuartusII7.0,目標(biāo)芯片為Cyclone系列的EP1C6Q240C8,功能仿真環(huán)境為Modelsim6.0b。整個(gè)設(shè)計(jì)采用VHDL語言進(jìn)行結(jié)構(gòu)描述,綜合策略為面積優(yōu)先。由仿真視圖可看出,該浮點(diǎn)乘法器可穩(wěn)定運(yùn)行在80M及以下頻率,在延時(shí)5個(gè)周期后,以后每一個(gè)周期可穩(wěn)定輸出一級(jí)乘法運(yùn)算結(jié)果,實(shí)現(xiàn)了高吞吐量。如果采用全定制進(jìn)行后端版圖布局布線,乘法器的性能將更加優(yōu)越。


5結(jié)語

 

本文作者創(chuàng)新點(diǎn):針對(duì)FPGA器件內(nèi)部資源特性,獨(dú)創(chuàng)地提出了一種適合FPGA實(shí)現(xiàn)的5級(jí)流水高速浮點(diǎn)乘法器。該乘法器支持IEEE754標(biāo)準(zhǔn)32位單精度浮點(diǎn)數(shù),采用了基4布思算法、改進(jìn)的布思編碼器、部份積壓縮結(jié)構(gòu)等組件,從而在保證高速的前提下,縮小了硬件規(guī)模,使得該乘法器的設(shè)計(jì)適合工程應(yīng)用及科學(xué)計(jì)算,并易于ASIC的后端版圖實(shí)現(xiàn)。該設(shè)計(jì)已使用在筆者設(shè)計(jì)的浮點(diǎn)FFT處理器中,取得了良好效果。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動(dòng)創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場(chǎng)聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會(huì)——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場(chǎng)可編程門陣列(FPGA)憑借其開發(fā)時(shí)間短、成本效益高以及靈活的現(xiàn)場(chǎng)重配置與升級(jí)等諸多優(yōu)點(diǎn),被廣泛應(yīng)用于各種產(chǎn)品領(lǐng)域。從通信設(shè)備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門陣列 FPGA 數(shù)字電源

上海2025年8月5日 /美通社/ -- 2025年7月30日,上海"2025思旗獎(jiǎng)(AIflag Awards)"頒獎(jiǎng)盛典上,F(xiàn)ESCO Adecco外企德科上海公司憑借在人力資源管理與A...

關(guān)鍵字: ECC AI AD BSP

2025年8月4日 – 提供超豐富半導(dǎo)體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關(guān)鍵字: FPGA 邊緣計(jì)算 嵌入式應(yīng)用

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進(jìn)入體內(nèi),并對(duì)體內(nèi)器官或結(jié)構(gòu)進(jìn)行直接觀察和對(duì)疾病進(jìn)行診斷的醫(yī)療設(shè)備,一般由光學(xué)鏡頭、冷光源、光導(dǎo)纖維、圖像傳感器以及機(jī)械裝置等構(gòu)成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關(guān)鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運(yùn)用單片機(jī)和FPGA芯片作為主控制器件 , 單片機(jī)接收從PC機(jī)上傳過來的顯示內(nèi)容和顯示控制命令 , 通過命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號(hào)和同步的控制信號(hào)— 數(shù)據(jù)、時(shí)鐘、行同步和面同步 。FPGA芯...

關(guān)鍵字: 單片機(jī) FPGA LED顯示屏

在異構(gòu)計(jì)算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計(jì)算的關(guān)鍵架構(gòu)。本文基于FSPI(Fast Serial Peripheral Interface)四線模式,在150MHz時(shí)鐘頻率下實(shí)現(xiàn)10.5MB/s的可靠數(shù)據(jù)...

關(guān)鍵字: ARM FPGA FSPI

在全球FPGA市場(chǎng)被Xilinx(AMD)與Intel壟斷的格局下,國產(chǎn)FPGA廠商高云半導(dǎo)體通過構(gòu)建自主IP核生態(tài)與智能時(shí)序約束引擎,走出差異化高端化路徑。本文深入解析高云半導(dǎo)體FPGA工具鏈的兩大核心技術(shù)——全棧IP...

關(guān)鍵字: FPGA 高云半導(dǎo)體

2025年6月12日,由安路科技主辦的2025 FPGA技術(shù)沙龍?jiān)谀暇┱秸匍_,深圳市米爾電子有限公司(簡(jiǎn)稱:米爾電子)作為國產(chǎn)FPGA的代表企業(yè)出席此次活動(dòng)。米爾電子發(fā)表演講,并展出米爾基于安路飛龍派的核心板和解決方案...

關(guān)鍵字: FPGA 核心板 開發(fā)板

高 I/O、低功耗及先進(jìn)的安全功能,適用于成本敏感型邊緣應(yīng)用

關(guān)鍵字: FPGA I/O 機(jī)器視覺
關(guān)閉