日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁 > EDA > 電子設(shè)計自動化
[導(dǎo)讀]SPI(SerialPeripheralInterface,串行外圍設(shè)備接口)是一種高速、全雙工、同步的通信總線,在芯片的引腳上只占用4根線,不僅節(jié)約了芯片的引腳,同時在PCB的布局上還節(jié)省空間。正是出于這種簡單、易用的特性,現(xiàn)在越來

SPI(SerialPeripheralInterface,串行外圍設(shè)備接口)是一種高速、全雙工、同步的通信總線,在芯片的引腳上只占用4根線,不僅節(jié)約了芯片的引腳,同時在PCB的布局上還節(jié)省空間。正是出于這種簡單、易用的特性,現(xiàn)在越來越多的芯片集成了這種通信協(xié)議。

1SPI配置介紹

1.1Spantan-3ESPI配置流程

SPI方式是通過符合SPI接口時序的第三方SPIFlash對FPGA進(jìn)行加載。它適合作為FPGA硬件結(jié)構(gòu)的bit文件保存介質(zhì),如果應(yīng)用軟件工程編譯后的代碼較小,保存在同一片SPIFLash中(即復(fù)用SPIFlash)無疑是可行的最廉價方案。

由于本沒計軟件工程規(guī)模較小,所以利用此復(fù)用SPIFlash方式對FPGA進(jìn)行配置,既保存FPGA配置的bit文件,也保存應(yīng)用軟件工程的bit文件。系統(tǒng)在上電或向PROG_B引腳發(fā)出低脈沖后,F(xiàn)PGA芯片經(jīng)過一個初始化序列清空內(nèi)部FPGA配置存儲器。此序列開始時,DONE和INIT_B引腳均轉(zhuǎn)為低。初始化完成后,INIT_B引腳轉(zhuǎn)為高,并采樣芯片的配置模式及變量選擇引腳。

SPI模式下,F(xiàn)PGA對變量選擇(VS[2:0])引腳采樣,以確定發(fā)出哪個SPI命令序列。當(dāng)初始化之后發(fā)出INIT_B信號時,模式引腳和變量選擇引腳都必須處在正確的邏輯級,以確保正確采樣。

在變量選擇引腳選擇SPI命令集之后,F(xiàn)PGA將CSO_B選擇信號置為低,并且開始通過FPGA的CCLK引腳對SPIFlash存儲器進(jìn)行時鐘控制。接著發(fā)出8位讀命令后跟24位起始地址0x000000和目標(biāo)命令集的適量虛擬字節(jié)。FPGA從地址0開始讀取SPIFlash存儲器陣列,直到讀完所需的配置位數(shù)。如果從存儲器件讀取到有效比特流,則發(fā)DONE信號,以指示FPGA配置成功。圖1為SPI配置方式的時序。

圖2是AT45DB161DSPIFlash的配置接口。這種配置方式只占用了FPGA芯片的4個引腳,而且配置成功之后,所有SPI引腳都成為可用的用戶I/O引腳,這就節(jié)省了FPGA的引腳資源。


1.2SPIFlash存儲器的復(fù)用

復(fù)用SPIFlash是指既用它來保存硬件配置文件、Bootloader引導(dǎo)程序還用來保存用戶應(yīng)用程序。在加載階段,F(xiàn)PGA自動從SPIFlash中讀取硬件配置bit文件及Bootloader程序進(jìn)行配置到片內(nèi)BRAM中運(yùn)行。當(dāng)完成加載后,F(xiàn)PGA內(nèi)部邏輯啟動,通過運(yùn)行的Bootloader程序讀取SPIFlash中的用戶應(yīng)用程序,并寫到外部SDRAM的相應(yīng)位置,最后Bootloader程序切換指令指針到SDRAM指定位置,在外部的SDRAM中開始執(zhí)行應(yīng)用程序。

圖3給出了本系統(tǒng)中復(fù)用SPIFlash嵌入式系統(tǒng)結(jié)構(gòu)圖,用EDK中的opb_sdram連接外部SDRAM,用opb_spi連接SPIFlash(AT45DB161D),通過Bootloader軟件程序?qū)崿F(xiàn)從SPIFlash中復(fù)制用戶應(yīng)用程序到SDRAM中,然后在SDRAM中運(yùn)行。但是,Boot-loader在系統(tǒng)上電時會通過FP-GA芯片的配置引腳首先加載到BRAM中運(yùn)行,這樣就可以實(shí)現(xiàn)上電自動加載啟動程序。


2Bootloader引導(dǎo)程序的設(shè)計

在工程代碼編寫之前要求對硬件器件有所了解,主要需要了解FPGA所需要的配置文件空間,還有Flash存儲結(jié)構(gòu)。例如:XC3S500E配置文件空間為2270208位,所以要根據(jù)它計算存儲應(yīng)用程序的基地址。AT45DB161D是串行接口的閃存芯片,它包含有17301504位,被組織為4096頁,每頁512/528字節(jié)。除了主存儲器,AT45DB161D還包括2個SRAM數(shù)據(jù)緩沖區(qū),每個緩沖區(qū)512/528字節(jié)。在主存儲器正在編程時,緩沖區(qū)是允許接收數(shù)據(jù)的,并且支持?jǐn)?shù)據(jù)流式寫入。(此處為528字節(jié)/頁)

AT45DB161D的存儲器陣列分為3個級別的粒度,分別為扇區(qū)、塊與頁。圖4對各個級別進(jìn)行了分析,詳細(xì)說明了每個扇區(qū)與塊的頁數(shù)。所有的編程操作都是針對頁的。擦除操作可以作用于芯片、扇區(qū)、塊或頁。

最后利用定義的空函數(shù)int(*boot_app_jump)(void);”將地址指針指向內(nèi)存的應(yīng)用程序基地址,使其從此處開始運(yùn)行程序。

//將目的地址賦給跳轉(zhuǎn)函數(shù)
boot_app_jump=(int(*)(void))DESTINATION_AD-DR;
//運(yùn)行跳轉(zhuǎn)函數(shù),使其在該函數(shù)地址開始運(yùn)行程序boot_app_jump();

3SPIFlash軟件引導(dǎo)過程及SPIFlash編程

本實(shí)驗使用簡單的應(yīng)用程序(打印hello_world),即工程“hello_world”。工程serial_Flash_bootloader就是上面設(shè)計的引導(dǎo)程序。

3.1編譯用戶應(yīng)用程序的二進(jìn)制文件

由于應(yīng)用程序要在外部SDRAM中運(yùn)行,所以不需要初始化BRAM存儲器,如圖5所示。

為了指明程序的開始地址和應(yīng)用程序的可執(zhí)行文件的產(chǎn)生路徑,需要在編譯選項中設(shè)置。右鍵“應(yīng)用程序工程”,SetCompilerOptions在OutputELFfile中選擇可執(zhí)行文件的產(chǎn)生路徑,如XC3S500E\hello_world\hello_world.elf,在ProgramStartAddress中鍵入程序執(zhí)行的起始地址(這里是SDRAM的基地址:0x90000000)。接下來編譯應(yīng)用程序工程,編譯完成后就會在XC3S500E\hello_world文件夾中產(chǎn)生hello_world.elf。為了后面對SPIFlash編程的需要,應(yīng)將elf轉(zhuǎn)變成二進(jìn)制形式的文件。這就需要利用cygwinshell窗口命令來完成,這個腳本提供了一個簡單的命令實(shí)現(xiàn)這個目的。利用mb-objcopy-Obinary<options><ELFfileinput><bi-naryfiletooutput>命令就可以將elf轉(zhuǎn)變成二進(jìn)制形式的文件(.b文件)。

例如:mb-objcopy-Obinary./helloworld/helloworld.elf./hello_world/hello_world.b用來在工程目錄下hello_world文件夾創(chuàng)建工程的一個hello_world.b的二進(jìn)制文件。生成的文件hello_world.b大約2KB左右。

3.2Bootloader引導(dǎo)程序與硬件配置文件的生成

serial_Flash_bootloader要初始化到BRAM中(即在“工程”上右鍵→BRAMInitializationandunmarka11)。

這樣做的意義是在編譯Bootloader程序時就將它編譯后的執(zhí)行文件(.elf文件)加入到硬件system.bit中生成一個download.bit。這個文件既包含了系統(tǒng)硬件配置信息,又包括了Bootloader程序執(zhí)行文件。由于設(shè)置了初始化到BRAM中,所以在系統(tǒng)上電時才能使Bootloader程序自動加載到片內(nèi)BRAM中運(yùn)行,實(shí)現(xiàn)程序的引導(dǎo)功能。只要利用EDK用軟件中downloadbitstram功能就可以實(shí)現(xiàn)上述功能。

3.3編寫SPIPROM文件

本部分提供為SPIFlash存儲器創(chuàng)建PROM文件的指導(dǎo)原則。在將生成bitstram.bit比特流轉(zhuǎn)換成SPI格式PROM文件之前,設(shè)計人員必須確認(rèn)該比特流是用bitg-en-gStartupClk:Cclk選項生成的。此選項使啟動順序與Spartan-3E內(nèi)部時鐘同步,從而確保FPGA功能正常。

①將硬件配置和serial_Flash_bootloader引導(dǎo)程序的bitstrem.bit轉(zhuǎn)換為MCS格式文件。
②將前面得到的應(yīng)用程序的二進(jìn)制文件(hello_world.b)轉(zhuǎn)換為MCS格式文件。
③將以上得到了2個MCS文件合成1個MCS文件。
④編程SPIFlash芯片。

以上過程,除了③以外,Xilinx公司的iMPACT編程軟件都可以實(shí)現(xiàn)。③要由DOS命令完成。所以下面都是以DOS命令來完成編程的全過程。

再使用DOS命令完成格式化和編程之前,要對down-load.bit、應(yīng)用程序、spiPartNam和spi_offset參數(shù)進(jìn)行設(shè)置,以便XSPI軟件程序能對用戶要求加以識別。如下:
setbitstream=../implementation/download.bit
setapplication=hello_world
setspiPartName=AT45DB161D//SPIFlash器件的名稱
setspi_offset=0x63000//hello_world的應(yīng)用程序就會從
//Flash中0x63000地址向上存放,引導(dǎo)程序也是從這里開始加載
//到SDRAM中的

接下來就是執(zhí)行轉(zhuǎn)換的命令。

第1步:REMStep1.Convertdownload.bittomcsimpactconvert_bits_to_mcs.cmd

此命令將硬件配置和serial_Flash_bootloader引導(dǎo)程序的bitstrem.bit轉(zhuǎn)換為MCS格式文件。

第2步:REMStep2.Convertbinaryapplicationtomcs

xmcsutil-accept_notice-i%application%.b-o%appli-cation%.mcs-29

完成了應(yīng)用程序(hello_world)的二進(jìn)制文件(hello_world.b)轉(zhuǎn)換為MCS格式文件。

第3步:REMStep3.combineapplicationmcswithbitstreammcs

xmcsutil-accept_notice-ibitstream.mcs%applica-tion%.mcs-ocombined.mcs-16-segaddr0x00%spi_off-set%-usedataaddr-padff

這個命令將以上得到了的MCS文件合成一個MCS文件。

第4步:REMStep4.ProgramtheAT45DB161D

xip-accept_notice-skip_syncword_check-mcs-spi_epv-icombined.mcs-overify.txt-select_cable1

完成對SPIFlash芯片編程。此命令使用輪詢擦除SPI內(nèi)容,然后對SPI器件的內(nèi)容進(jìn)行編程和驗證。任何驗證不匹配項都記錄在result.out文件中。默認(rèn)情況下,XSPI認(rèn)定數(shù)據(jù)是HEX格式。如果輸入文件是HEX格式,則去除-mcs選項。

Xilinx軟件工具iMPACT從Spartan-3E比特流生成SPI格式PROM文件。SPI存儲器件首先串行輸出數(shù)據(jù)的MSB字節(jié),而XilinxPROM則首先輸出數(shù)據(jù)的LSB。與標(biāo)準(zhǔn)XilinxPROM文件相比,SPI格式PROM文件在每字節(jié)內(nèi)有位反轉(zhuǎn),因此,需要在PROMgen中使用-spi選項才能正確格式化。XSPI支持.hex和.mcs兩種SPIPROM文件格式。以下所示為生成SPI格式.mcs文件的PROMGen命令行操作的示例。要生成SPI格式PROM文件.hex,請用-Phex替換-pmcs選項開關(guān)。

結(jié)語

本文介紹的是SPIFlash存儲器的復(fù)用編程方法的實(shí)現(xiàn)。在應(yīng)用程序不是很大時,可以使用此方法復(fù)用SPIFlash存儲器,減少外圍電路,但是配置時間較長。在不要求配置時間的基礎(chǔ)上,可以考慮使用SPI配置模式。

 

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

多數(shù)受訪粉絲認(rèn)為,AI驅(qū)動的功能會對他們觀看體育賽事的方式產(chǎn)生重大影響 超過半數(shù)的受訪者希望通過AI技術(shù)獲得對過去、現(xiàn)在和未來體育賽事的評論和分析 移動體育應(yīng)用...

關(guān)鍵字: IBM AI 應(yīng)用程序 移動

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場可編程門陣列(FPGA)憑借其開發(fā)時間短、成本效益高以及靈活的現(xiàn)場重配置與升級等諸多優(yōu)點(diǎn),被廣泛應(yīng)用于各種產(chǎn)品領(lǐng)域。從通信設(shè)備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門陣列 FPGA 數(shù)字電源

2025年8月4日 – 提供超豐富半導(dǎo)體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關(guān)鍵字: FPGA 邊緣計算 嵌入式應(yīng)用

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進(jìn)入體內(nèi),并對體內(nèi)器官或結(jié)構(gòu)進(jìn)行直接觀察和對疾病進(jìn)行診斷的醫(yī)療設(shè)備,一般由光學(xué)鏡頭、冷光源、光導(dǎo)纖維、圖像傳感器以及機(jī)械裝置等構(gòu)成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關(guān)鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運(yùn)用單片機(jī)和FPGA芯片作為主控制器件 , 單片機(jī)接收從PC機(jī)上傳過來的顯示內(nèi)容和顯示控制命令 , 通過命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號和同步的控制信號— 數(shù)據(jù)、時鐘、行同步和面同步 。FPGA芯...

關(guān)鍵字: 單片機(jī) FPGA LED顯示屏

在異構(gòu)計算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計算的關(guān)鍵架構(gòu)。本文基于FSPI(Fast Serial Peripheral Interface)四線模式,在150MHz時鐘頻率下實(shí)現(xiàn)10.5MB/s的可靠數(shù)據(jù)...

關(guān)鍵字: ARM FPGA FSPI

在全球FPGA市場被Xilinx(AMD)與Intel壟斷的格局下,國產(chǎn)FPGA廠商高云半導(dǎo)體通過構(gòu)建自主IP核生態(tài)與智能時序約束引擎,走出差異化高端化路徑。本文深入解析高云半導(dǎo)體FPGA工具鏈的兩大核心技術(shù)——全棧IP...

關(guān)鍵字: FPGA 高云半導(dǎo)體

2025年6月12日,由安路科技主辦的2025 FPGA技術(shù)沙龍在南京正式召開,深圳市米爾電子有限公司(簡稱:米爾電子)作為國產(chǎn)FPGA的代表企業(yè)出席此次活動。米爾電子發(fā)表演講,并展出米爾基于安路飛龍派的核心板和解決方案...

關(guān)鍵字: FPGA 核心板 開發(fā)板

高 I/O、低功耗及先進(jìn)的安全功能,適用于成本敏感型邊緣應(yīng)用

關(guān)鍵字: FPGA I/O 機(jī)器視覺
關(guān)閉