日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當前位置:首頁 > 工業(yè)控制 > 電子設(shè)計自動化
[導讀]摘要:本文提出了基于FPGA正碼速調(diào)整的設(shè)計方案,采用格雷碼對地址編碼的異步FIFO設(shè)計,并利用MAXPLUSⅡ進行編譯和仿真。結(jié)果表明,設(shè)計方法切實可行。 1 引言 在時分制數(shù)字通信系統(tǒng)中,為了擴大傳輸容量和提高傳輸效

摘要:本文提出了基于FPGA正碼速調(diào)整的設(shè)計方案,采用格雷碼對地址編碼的異步FIFO設(shè)計,并利用MAXPLUSⅡ進行編譯和仿真。結(jié)果表明,設(shè)計方法切實可行。

1 引言

在時分制數(shù)字通信系統(tǒng)中,為了擴大傳輸容量和提高傳輸效率,常常利用復接技術(shù)將 若干個低速數(shù)字信號合并成一個高速數(shù)字信號流,以便在高速寬帶信道中傳輸。數(shù)字復接 器是把兩個或兩個以上的支路,按時分復用方式合并成一個單一的高次群數(shù)字信號設(shè)備, 其中包含碼速調(diào)整結(jié)構(gòu)。

碼速調(diào)整就是把速率不同的各支路信號,調(diào)整成與復接設(shè)備定時 完全同步的數(shù)字信號,以便由復接單元把各個支路信號復接成一個數(shù)字流。 碼速調(diào)整可以分為正碼速調(diào)整、正/負碼速調(diào)整和正/零/負碼速調(diào)整三種。本文通過 改進了異步FIFO 設(shè)計,基于FPGA 提出了一種正碼速調(diào)整的設(shè)計方案, 通過正碼速調(diào)整, 使輸入碼率為1200bps,輸出碼率為1350bps。

2 正碼速調(diào)整的基本原理

2.1 正碼速調(diào)整的幀結(jié)構(gòu)

根據(jù)設(shè)計方案,采用正碼速調(diào)整的幀結(jié)構(gòu)有32bit,分為四組,每組8bit。正碼速調(diào) 整的幀結(jié)構(gòu)如圖1 所示。


圖1 正碼速調(diào)整的幀結(jié)構(gòu)

第一組8bit 信息,第二、三、四組中的第一個比特C1、C2、C3 為碼速調(diào)整標志比特。 第四組中第26 bit V 為碼速調(diào)整插入比特,其作用是調(diào)整基群碼速,使其瞬時碼率保持一 致并和復接器主時鐘相適應(yīng)。具體調(diào)整方法是:在第一組結(jié)束時刻進行是否需要調(diào)整判決, 若需要進行調(diào)整,則在V 位置插入調(diào)整比特;若不需要調(diào)整,則V 位置傳輸信息比特。為了區(qū)分V 位置是插入調(diào)整比特還是傳輸信息比特,用碼速調(diào)整標志比特C1、C2、C3 來標 志。若V 位置插入調(diào)整比特,則在C1、C2、C3 位置插入3 個“1”;若V 位置傳輸信息比 特,則在C1、C2、C3 位置插入3 個“0”。

2.2 正碼速調(diào)整系統(tǒng)的構(gòu)成

在本方案設(shè)計中,采用格雷碼對地址編碼的異步FIFO 設(shè)計,使其滿足正碼速調(diào)整需 要,同時給出了適合格雷碼的幀結(jié)構(gòu)。正碼速調(diào)整系統(tǒng)的構(gòu)成如圖2 所示。


圖2 正碼速調(diào)整系統(tǒng)的構(gòu)成框圖

正碼速調(diào)整單元主要分為3 個模塊:“讀時鐘、調(diào)整、輔助信號發(fā)生器”、“異步FIFO 模塊”和“調(diào)整信號插入”。其中異步FIFO 模塊部分包含“地址發(fā)生器”、“相位比較器” 和“雙口RAM”。

首先將寫時鐘以及“整體信號控制器”產(chǎn)生的寫時鐘控制信號送入到“地址發(fā)生器”, “地址發(fā)生器”通過寫時鐘上升沿產(chǎn)生的寫地址(格雷碼)和寫時鐘一同送入到“雙口 RAM”,將寫地址(自然碼)送入到“相位比較器”。同時未經(jīng)調(diào)整的數(shù)據(jù)流以及“整體信 號控制器”產(chǎn)生的寫使能信號也送入到“雙口RAM”。為了準確的將數(shù)據(jù)寫入到雙口RAM 中,以寫時鐘的下降沿將數(shù)據(jù)寫入到RAM 中。

然后當寫時鐘寫到地址“101”時,“整體信號控制器”才將讀時鐘控制信號送入到“讀 時鐘、調(diào)整、輔助信號發(fā)生器”,其結(jié)合送入的均勻時鐘(1350HZ)產(chǎn)生扣除調(diào)整標志位 的非均勻讀時鐘送入到“地址發(fā)生器”,同時將控制狀態(tài)位的輔助信號送入到“相位比較 器”,將調(diào)整信號送入到“調(diào)整信號插入”??鄢淖x時鐘通過“地址發(fā)生器”將讀地址(自 然碼)送入到“相位比較器”,將讀地址(格雷碼)和扣除讀時鐘送入到“雙口RAM”。 此時RAM 通過讀時鐘上升沿依次從地址“000”開始讀取數(shù)據(jù)。原理圖如圖3 所示。


隨著時間的推移,讀指針與寫指針之間的距離逐漸變小,當相位比較器計算出讀、寫 地址差值小于門限值“100”時,則在圖3 中第8 個比特位置給出高電平的存儲狀態(tài)位告 知系統(tǒng)緩存器即將取空,然后在第32 個比特位置將存儲狀態(tài)位再次置“0”,等待下一次 的狀態(tài)判斷。

最后,“調(diào)整信號插入”根據(jù)存儲狀態(tài)位的電平?jīng)Q定數(shù)據(jù)流中的調(diào)整位是插入3 個“1”還是3 個“0”。

3 正碼速調(diào)整的FPGA設(shè)計

3.1 讀時鐘、調(diào)整、輔助信號發(fā)生器模塊

該模塊的主要作用在于根據(jù)存儲狀態(tài)來生成扣除調(diào)整位的缺口讀時鐘,同時產(chǎn)生調(diào)整 信號以及相關(guān)輔助信號。

扣除前讀時鐘首先通過32 位計數(shù)器,當讀時鐘控制開啟時,計數(shù)器開始計數(shù)。在第9, 17,25 個比特位時置調(diào)整標志位高電平;在第26 個比特位置調(diào)整位高電平;在第8 個比 特和第32 個比特位上輔助信號分別顯示“00111”和“11111”計數(shù)值。

當存儲狀態(tài)位為“1”時表示存儲器即將取空,第26 比特處的讀時鐘脈沖扣除,不傳 信碼,其邏輯門的關(guān)系如下: r_clk<=(rclk_reset and(clk1350 and (not sz_c))and ((not empty)or(not sz_v))); 其中,r_clk 為扣除后讀時鐘,rclk_reset 為讀時鐘控制,clk1350 為讀時鐘1350HZ,sz_c 為調(diào)整標志位,sz_v 為調(diào)整位,empty 為存儲狀態(tài)位。 具體仿真波形見圖4 所示。


圖4 讀時鐘、調(diào)整、輔助信號發(fā)生器仿真圖

3.2 異步FIFO 設(shè)計

此部分為本文的關(guān)鍵部分,F(xiàn)IFO 設(shè)計的好壞直接影響系統(tǒng)性能。

(1)地址發(fā)生器模塊

該模塊主要功能在于根據(jù)讀、寫時鐘以及時鐘控制信號生成相應(yīng)的讀、寫地址的自然 碼和格雷碼。由于讀地址要在寫地址寫到“101”時才開始從地址“000”讀取數(shù)據(jù),因此讀時鐘控制信號是由寫時鐘控制信號延遲5 個寫時鐘周期產(chǎn)生的。

(2)相位比較器模塊

根據(jù)由“讀時鐘、調(diào)整、輔助信號發(fā)生器模塊”中產(chǎn)生的輔助信號在每幀的第8 比特 位置上判斷存儲狀態(tài)是否為“空”,若為“空”則在第8 比特位上置存儲狀態(tài)位高電平, 然后再次根據(jù)輔助信號在第32 比特位置上將狀態(tài)輔助位置回初始狀態(tài)―低電平。

判決器主要是在輔助信號值為“00111”時,判斷差值是否小于設(shè)置的門限“100”,若 小于“100”則存儲狀態(tài)置“1”,然后在輔助信號為“11111”時將存儲狀態(tài)置“0”;若大 于“100”,存儲狀態(tài)維持初始狀態(tài)“0”。

(3)雙口RAM 模塊

RAM需要大量的存儲空間,若直接用數(shù)組的形式來描述RAM 時,資源利用率相當?shù)汀?因此本文選取IP 核來定制RAM,直接生成寬度為1,深度為8 的帶寫使能的雙口RAM, 寫時鐘為下降沿有效,讀時鐘為上升沿有效,寫使能為高電平有效。

3.3 調(diào)整信號插入模塊

該模塊主要作用就是將扣除調(diào)整位后的數(shù)據(jù)流根據(jù)存儲狀態(tài)位在調(diào)整標志位插入 “000”或“111”。若插入的是“000”,則在第26 比特傳信碼,若插入的是“111”,則在 第26 比特傳“1”。其邏輯關(guān)系為:

if empty= '1' then

dout<=(din or (sv or sc));

elsif empty= '0' then

dout<=((not sc) and din);

end if;

其中,din 為扣除調(diào)整位后的數(shù)據(jù),dout 為正碼速調(diào)整后的數(shù)據(jù),由于插入后存在毛刺,于是在其后端加了個D 觸發(fā)器去除了毛刺。

4 整體仿真結(jié)果

最后在MAXPLUS II 開發(fā)平臺上采用原理圖輸入方式,根據(jù)同步單元各個功能模塊的劃 分,將各個功能模塊連接起來,編譯成功,其整體仿真如圖5 所示。



圖5 整體仿真圖

其中 dout_go 表示扣除調(diào)整位置后的數(shù)據(jù)流,dout_in 表插入調(diào)整信號后的數(shù)據(jù)流, dout_tz 表示加了D 觸發(fā)器的調(diào)整數(shù)據(jù)流。由圖可知,當wen 為高電平時,開始寫入數(shù)據(jù) “00100100”到寫地址wadd,當寫到地址“101”時,讀時鐘開始工作,依次從地址“000” 開始從RAM 中讀取數(shù)據(jù)。當?shù)降? 比特位置時,由于地址差值為“101”未到達門限,因 此存儲狀態(tài)位empty 仍舊為“0”表示不需要調(diào)整,則在幀的調(diào)整標志位置上插入3 個“0”, 調(diào)整位繼續(xù)傳信碼。在dout_go 上最后一個調(diào)整標志位由于插入了“0”,可以清晰的看到由此帶來的毛刺,但加了D 觸發(fā)器后的dout_tz 已成功的消除了這個毛刺。

5 結(jié)論

系統(tǒng)仿真波形良好,能準確實現(xiàn)正碼速調(diào)整,本系統(tǒng)采用芯片EP1K100Q208 實現(xiàn)。通 過正碼速調(diào)整,可以把調(diào)整后的數(shù)字信號進行復接,擴大了傳輸容量,提高了傳輸效率。



來源:xinxin0次

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場可編程門陣列(FPGA)憑借其開發(fā)時間短、成本效益高以及靈活的現(xiàn)場重配置與升級等諸多優(yōu)點,被廣泛應(yīng)用于各種產(chǎn)品領(lǐng)域。從通信設(shè)備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門陣列 FPGA 數(shù)字電源

2025年8月4日 – 提供超豐富半導體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關(guān)鍵字: FPGA 邊緣計算 嵌入式應(yīng)用

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進入體內(nèi),并對體內(nèi)器官或結(jié)構(gòu)進行直接觀察和對疾病進行診斷的醫(yī)療設(shè)備,一般由光學鏡頭、冷光源、光導纖維、圖像傳感器以及機械裝置等構(gòu)成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關(guān)鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運用單片機和FPGA芯片作為主控制器件 , 單片機接收從PC機上傳過來的顯示內(nèi)容和顯示控制命令 , 通過命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號和同步的控制信號— 數(shù)據(jù)、時鐘、行同步和面同步 。FPGA芯...

關(guān)鍵字: 單片機 FPGA LED顯示屏

在異構(gòu)計算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計算的關(guān)鍵架構(gòu)。本文基于FSPI(Fast Serial Peripheral Interface)四線模式,在150MHz時鐘頻率下實現(xiàn)10.5MB/s的可靠數(shù)據(jù)...

關(guān)鍵字: ARM FPGA FSPI

在全球FPGA市場被Xilinx(AMD)與Intel壟斷的格局下,國產(chǎn)FPGA廠商高云半導體通過構(gòu)建自主IP核生態(tài)與智能時序約束引擎,走出差異化高端化路徑。本文深入解析高云半導體FPGA工具鏈的兩大核心技術(shù)——全棧IP...

關(guān)鍵字: FPGA 高云半導體

2025年6月12日,由安路科技主辦的2025 FPGA技術(shù)沙龍在南京正式召開,深圳市米爾電子有限公司(簡稱:米爾電子)作為國產(chǎn)FPGA的代表企業(yè)出席此次活動。米爾電子發(fā)表演講,并展出米爾基于安路飛龍派的核心板和解決方案...

關(guān)鍵字: FPGA 核心板 開發(fā)板

高 I/O、低功耗及先進的安全功能,適用于成本敏感型邊緣應(yīng)用

關(guān)鍵字: FPGA I/O 機器視覺

本文討論如何為特定應(yīng)用選擇合適的溫度傳感器。我們將介紹不同類型的溫度傳感器及其優(yōu)缺點。最后,我們將探討遠程和本地檢測技術(shù)的最新進展如何推動科技進步,從而創(chuàng)造出更多更先進的溫度傳感器。

關(guān)鍵字: 溫度傳感器 CPU FPGA
關(guān)閉