日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當前位置:首頁 > 測試測量 > 測試測量
[導讀]1 引言  目前,各種圖像設備已廣泛應用到航空航天、軍事、醫(yī)療等領域。圖像信號源作為地面圖像采集裝置測試系統(tǒng)中的一部分,其傳輸方式及信號精度都是影響系統(tǒng)性能的重要因素。由于圖像信號的傳輸速率高,數(shù)據(jù)量大

1 引言

  目前,各種圖像設備已廣泛應用到航空航天、軍事、醫(yī)療等領域。圖像信號源作為地面圖像采集裝置測試系統(tǒng)中的一部分,其傳輸方式及信號精度都是影響系統(tǒng)性能的重要因素。由于圖像信號的傳輸速率高,數(shù)據(jù)量大,在傳輸過程中,其精度和傳輸距離易受影響。為了提高信號傳輸距離和精度設計了由FPGA內部發(fā)出圖像數(shù)據(jù),并通過FPGA進行整體時序控制;輸出接口信號轉換成符合Camera Link標準的低電壓差分信號(LVDS)進行傳輸。該圖像信號源已成功應用于某彈載記錄器的地面測試臺系統(tǒng)中。

  2 Camera Link接口及圖像數(shù)據(jù)接口信號

  Camera Link標準是由國家半導體實驗室(National Semiconductor)提出的一種Channel Link技術標準發(fā)展而來的,該接口具有開放式的接口協(xié)議,使得不同廠家既能保持產品的差異性,又能互相兼容。它在傳統(tǒng)LVDS傳輸數(shù)據(jù)的基礎上又加載了并轉串發(fā)送器和串轉并接收器,可在并行組合的單向鏈路、串行鏈路和點對點鏈路上,利用SER/DES(串行化/解串行化)技術以高達4.8 Gb/s的速度發(fā)送數(shù)據(jù)。CameraLink標準使用每條鏈路需兩根導線的LVDS傳輸技術。驅動器接收28個單端數(shù)據(jù)信號和1個時鐘信號,這些信號以7:1的比例被串行發(fā)送,也就是5對LVDS信號通道上分別傳輸4組LVDS數(shù)據(jù)流和1組LVDS時鐘信號,即完成28位數(shù)據(jù)的同步傳輸只需5對線,而且在多通道66 MHz像素時鐘頻率下傳輸距離可達6 m。

  Camera Link是在Channel Link的基礎上增加了一些相機控制信號和串行通信信號,定義出標準的接頭也就是標準化信號線,讓Camera及影像卡的信號傳輸更簡單化,同時提供基本架構(Base Configuration)、中階架構(Medium Configuration)及完整架構(Full Configuration)三種:基本架構屬單一Camera Link元件,為單一接頭;中階架構屬雙組Camera Link元件,為雙組接頭;完整架構屬三組Camera Link元件,為三組接頭。

  傳輸數(shù)據(jù)時使用的視頻同步信號固定不變,分別為: 幀同步信號FVAL:當FVAL為高電平時,正輸出一幀有效數(shù)據(jù);行同步信號LVAL:當LVAL為高電平時,正輸出一個有效像元行(在兩個有效像元行中間,LVAL會跳過幾個無效的像素點,可在實際應用時設定跳過的像素點數(shù));數(shù)據(jù)有效信號DVAL:當FVAL和LVAL為高時,DVAL為高電平,正輸出有效的數(shù)據(jù);SPARE為備用信號。

  設計中使用了FVAL和LVAL信號,當FVAL和LVAL信號都為高電平時,圖像信號源數(shù)據(jù)在像素時鐘信號PIXCLK的控制下依次發(fā)送。其接口信號時序如圖1所示。

 

  3圖像信號源的設計實現(xiàn)

  3.1設計方案

  檢測圖像數(shù)據(jù)記錄裝置性能、圖像信號源的標準圖像生成有兩種方法。一種是用FPGA直接生成信號,輸出圖像為0~255的灰度值圖像;另一種是通過上位機軟件下載圖像到信號源中,F(xiàn)PGA產生視頻同步信號和進行整體邏輯控制。

  設計中采用了FPGA與Camera Link接口器件DS90CR-285相結合的方案,其圖像信號源數(shù)據(jù)、像素時鐘信號及視頻同步信號由FPGA內部模塊產生,經過DS90CR285器件轉換成LVDS信號,接收端使用配套器件DS90CR286進行解調。考慮到FPGA的現(xiàn)場可編程特性,使用靈活方便,能夠降低硬件電路設計難度。

  所以,該方案選擇FPGA作為主模塊。Camera Link接口器件DS90CR285是專用電平轉換器件,能將28位CMOS/TTL電平數(shù)據(jù)和一位像素時鐘信號分別轉換成4組LVDS數(shù)據(jù)流及一對LVDS時鐘信號進行傳輸,由于采用差分傳輸方式,提高了傳輸距離及信號精度。

  3.2硬件結構

  圖2給出圖像信號源的硬件結構框圖,主要由圖像信號源和外圍電路組成。前者是設計的核心,它選用Xilinx公司的Spartan-Ⅱ系列FPGAXC2S50,用以設計系統(tǒng)時序、圖像數(shù)據(jù)及產生相應的信號;后者主要包括晶體振蕩器、電平轉換器件DS90CR285及輸入輸出接口。

  系統(tǒng)上電后,晶體振蕩器輸出時鐘信號,F(xiàn)PGA內部主控模塊將自動產生與Camera Link協(xié)議相匹配的信號傳輸時序。FPGA內部產生的像素時鐘信號、幀同步信號、行同步信號和圖像數(shù)據(jù)一起進入DS90CR285,并通過該電平轉換器件轉換成LVDS信號,每對LVDS信號之間采用雙絞線傳輸,以消除耦合干擾。圖2中曲線部分即為Camera Link接口。

  3.3 FPGA程序設計

  設計中采用VHDL硬件描述語言進行時序設計。系統(tǒng)時鐘為125 MHz,信號源像素時鐘信號PIXCLK為系統(tǒng)時鐘6分頻,即21 MHz。本圖像信號源數(shù)據(jù)格式為640×480,幀頻為53 Hz,即每秒傳輸53幀圖像。行同步信號LVAL和幀同步信號FVAL均由像索時鐘信號進行計數(shù)產生,其時序如圖3所示。

其中P1為71個PIXCLK時鐘周期:A為640個PIXCLK;即一行包含640個像素點;Q為94個PIXCLK;P2為23個PIXCLK,幀同步信號FVAL為低電平的時間是38 074個PIXCLK。一幀圖像包含480行有效數(shù)據(jù),可計算出傳輸一幀圖像信號的時間為480×(A+Q)+38 074=390 394個PIXCLK時鐘周期,幀頻為21 MHz÷390 394=53 Hz,滿足設計要求。

 

 產生行同步信號、幀同步信號和圖像數(shù)據(jù)部分程序代碼如下:

  上述代碼中,lval為行同步信號;fval為幀同步信號;U12_data為圖像數(shù)據(jù)。

  3.4實驗結果

  將程序下載到FPGA進行實現(xiàn)。圖4給出該圖像信號源產生的視頻同步信號,即幀同步電壓信號Ufval和同步電壓信號Ulval。由圖4中可見,符合設計時序的要求。

 

  4結語

  根據(jù)提供的方案,使用FPGA設計的圖像信號源結構簡單,實現(xiàn)方便,而且具有很強的可擴展性?;贑amera Link接口協(xié)議的圖像信號采用LVDS方式傳輸,增加了傳輸距離,提高了傳輸過程中的信號精度。在地面測試臺系統(tǒng)的應用中,該圖像信號源運行穩(wěn)定、可靠,各項指標均能滿足各項設計要求。
 

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

中國鄭州2025年9月5日 /美通社/ --?全球領先的電動客車制造商宇通客車("宇通",上交所代碼:600066)全新升級的車聯(lián)網系統(tǒng)Link+采用先進技術實現(xiàn)車隊車輛與管理平臺的智能互聯(lián)。作為Vehicle+升級版,...

關鍵字: LINK 車聯(lián)網 AI PS

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術正成為驅動創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場聚焦FPGA技術與產業(yè)應用的盛會——2025安路科技FPGA技術沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場可編程門陣列(FPGA)憑借其開發(fā)時間短、成本效益高以及靈活的現(xiàn)場重配置與升級等諸多優(yōu)點,被廣泛應用于各種產品領域。從通信設備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關鍵字: 可編程門陣列 FPGA 數(shù)字電源

羅德與施瓦茨(以下簡稱“R&S”)針對未來應用需求升級R&S FSWP相位噪聲分析儀。全新R&S FSWP-B56G選件將頻率范圍擴展至56 GHz,通過支持外接高端信號源作為本振,該設備兼具易用型信號源分析儀與高端相位...

關鍵字: 信號源 相位噪聲分析儀

2025年8月4日 – 提供超豐富半導體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關鍵字: FPGA 邊緣計算 嵌入式應用

內窺鏡泛指經自然腔道或人工孔道進入體內,并對體內器官或結構進行直接觀察和對疾病進行診斷的醫(yī)療設備,一般由光學鏡頭、冷光源、光導纖維、圖像傳感器以及機械裝置等構成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內...

關鍵字: 微創(chuàng) 3D內窺鏡 OV6946 FPGA

運用單片機和FPGA芯片作為主控制器件 , 單片機接收從PC機上傳過來的顯示內容和顯示控制命令 , 通過命令解釋和數(shù)據(jù)轉換 , 生成LED顯示屏所需要的數(shù)據(jù)信號和同步的控制信號— 數(shù)據(jù)、時鐘、行同步和面同步 。FPGA芯...

關鍵字: 單片機 FPGA LED顯示屏

在異構計算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計算的關鍵架構。本文基于FSPI(Fast Serial Peripheral Interface)四線模式,在150MHz時鐘頻率下實現(xiàn)10.5MB/s的可靠數(shù)據(jù)...

關鍵字: ARM FPGA FSPI

在全球FPGA市場被Xilinx(AMD)與Intel壟斷的格局下,國產FPGA廠商高云半導體通過構建自主IP核生態(tài)與智能時序約束引擎,走出差異化高端化路徑。本文深入解析高云半導體FPGA工具鏈的兩大核心技術——全棧IP...

關鍵字: FPGA 高云半導體

2025年6月12日,由安路科技主辦的2025 FPGA技術沙龍在南京正式召開,深圳市米爾電子有限公司(簡稱:米爾電子)作為國產FPGA的代表企業(yè)出席此次活動。米爾電子發(fā)表演講,并展出米爾基于安路飛龍派的核心板和解決方案...

關鍵字: FPGA 核心板 開發(fā)板
關閉