
基于FPGA的可層疊組合式SoC原型系統(tǒng)設計
本文將探討PCI標準的局限性,以及下一代PCI Express是如何以節(jié)約成本的方式得以實現(xiàn)的。
隨著 FPGA 在數(shù)字通信設計領域(蜂窩基站、衛(wèi)星通信和雷達)的高性能信號處理電路中成為可行的選擇,分析和調試工具必須包括能幫助您在最短時間內得到電路最佳性能的新技術。 雖然現(xiàn)在已經有多種連接仿真與射頻
用FPGA動態(tài)探頭與數(shù)字VSA對DSP設計實時分析
1 引言 數(shù)控振蕩器是數(shù)字通信中調制解調單元必不可少的部分,同時也是各種數(shù)字頻率合成器和數(shù)字信號發(fā)生器的核心。隨著數(shù)字通信技術的發(fā)展。對傳送數(shù)據(jù)的精度和速率要求越來越高。如何得到可數(shù)控的高精度的高頻載
1 引言 數(shù)控振蕩器是數(shù)字通信中調制解調單元必不可少的部分,同時也是各種數(shù)字頻率合成器和數(shù)字信號發(fā)生器的核心。隨著數(shù)字通信技術的發(fā)展。對傳送數(shù)據(jù)的精度和速率要求越來越高。如何得到可數(shù)控的高精度的高頻載
在信息信號處理過程中,如對信號的過濾、檢測、預測等,都要使用到濾波器,數(shù)字濾波器是數(shù)字信號處理中使用最廣泛的一種方法,常用的數(shù)字濾波器有無限長單位脈沖響應(IIR)濾波器和有限長單位脈沖響應(FIR)濾波器兩
前言 在通信、雷達等數(shù)字信號處理系統(tǒng)的設計中,信號模擬器發(fā)揮著至關重要的作用。模擬器用來模擬實際工作過程中信號處理系統(tǒng)的各種輸入信號,從而方便了系統(tǒng)調試。可以利用現(xiàn)有儀器模擬這些信號,也可以設計專門
DSP完成的實時信號模擬器
采用中檔FPGA設計面向PCI Express系統(tǒng)的解決方案
0 引 言 現(xiàn)代通訊電子設備的抗干擾測試已經成為必須的測試項目,主要的干擾類型為噪聲干擾。在通信信道測試和電子對抗領域里,噪聲始終是最基本、最常用的干擾源之一。如何產生穩(wěn)定和精確的噪聲信號已經成為一
1 系統(tǒng)方案 GSM(Global System for Mobile Communications)為全球移動通訊系統(tǒng),是一種起源于歐洲的移動通信技術標準,其開發(fā)目的是讓全球各地可以共同使用一個移動電話網絡標準,讓用戶使用一部手機就能行遍全球
在數(shù)字通信系統(tǒng)中,同步技術是非常重要的,而位同步是最基本的同步。位同步時鐘信號不僅用于監(jiān)測輸入碼元信號,確保收發(fā)同步,而且在獲取幀同步及對接收的數(shù)字碼元進行各種處理的過程中也為系統(tǒng)提供了一個基準
基于0.13微米CMOS工藝下平臺式FPGA中可重構RAM模塊的一種設計方法
FPGA中SPI復用配置的編程方法
FPGA的時鐘頻率同步設計
FPGA單芯片四核二乘二取二的安全系統(tǒng)
1.引言 FPGA器件結合了 ASIC的高性能和微處理器的靈活,不僅擁有豐富的邏輯資源,而且可以進行方便靈活的配置。主動配置方式盡管配置速度快、實現(xiàn)簡單,但并未發(fā)揮 FPGA配置靈活的特點,適合于 FPGA用作單一應用的場
0 引 言 數(shù)據(jù)采集和控制系統(tǒng)是對生產過程或科學實驗中各種物理量進行實時采集、測試和反饋控制的閉環(huán)控制,它在工業(yè)控制、軍事電子設備、醫(yī)學監(jiān)護等許多領域發(fā)揮著重要作用。其中,數(shù)據(jù)采集部分尤為重要,而傳統(tǒng)
pci總線是高速同步總線,采用高度綜合優(yōu)化的總線結構,目前廣泛應用于各種計算機系統(tǒng)中,總線以32位(或64位)數(shù)據(jù)總線、33mhz(或66mhz)的時鐘頻率操作,具有很高的數(shù)據(jù)傳輸速率。 目前開發(fā)pci接口大體有兩種方案,一