
摘要:介紹一種利用矢量旋轉(zhuǎn)的CORDIC(COordination Rotation DIgital Computer)算法實(shí)現(xiàn)正交數(shù)字混頻器中的數(shù)控振蕩器(NCO)的方法。推導(dǎo)了CORDIC算法產(chǎn)生正余弦信號(hào)的實(shí)現(xiàn)過(guò)程,給出了在FPGA 中設(shè)計(jì)數(shù)控振蕩器的頂層
本文選用FPGA實(shí)現(xiàn)數(shù)據(jù)處理、邏輯控制,充分利用PC機(jī),結(jié)合Labwindows圖形化上層應(yīng)用軟件界面生成的虛擬測(cè)試系統(tǒng)具有較強(qiáng)的競(jìng)爭(zhēng)力。本系統(tǒng)在FPGA單板單片主控器件控制下,實(shí)現(xiàn)兩路獨(dú)立、幅值可控的信號(hào)
摘要:提出一種新穎的數(shù)字化高精度電源控制調(diào)節(jié)方案。由于數(shù)字器件的迅速發(fā)展,有效推動(dòng)了電源系統(tǒng)的發(fā)展。同時(shí),許多特殊應(yīng)用領(lǐng)域?qū)﹄娫吹木W(wǎng)絡(luò)化管理、以及針對(duì)多樣化的電源拓?fù)浣Y(jié)構(gòu)的易重置性等均提出了新的要求。對(duì)
摘 要:本文設(shè)計(jì)實(shí)現(xiàn)了一種用于測(cè)量基帶傳輸信道的誤碼儀,闡述了主要模塊的工作原理,提出了一種新的積分鑒相同步時(shí)鐘提取的實(shí)現(xiàn)方法,此方法能夠提高同步時(shí)鐘的準(zhǔn)確度,從而提高誤碼測(cè)量精度。 關(guān)鍵詞:誤碼測(cè)試儀
引 言現(xiàn)代科技對(duì)系統(tǒng)的可靠性提出了更高的要求,而FPGA技術(shù)在電子系統(tǒng)中應(yīng)用已經(jīng)非常廣泛,因此FPGA易測(cè)試性就變得很重要。要獲得的FPGA內(nèi)部信號(hào)十分有限、FPGA封裝和印刷電路板(PCB)電氣噪聲,這一切使得設(shè)計(jì)調(diào)試和
在分析某型飛機(jī)MILSTD1553B數(shù)據(jù)總線系統(tǒng)構(gòu)成的基礎(chǔ)上,結(jié)合其通信協(xié)議與其消息傳輸格式,建立了某型飛機(jī)總線系統(tǒng)通訊層次結(jié)構(gòu),并運(yùn)用FPGA和DSP技術(shù)設(shè)計(jì)了此型飛機(jī)總線系統(tǒng)通訊軟件。
1 引 言隨著數(shù)字通信和工業(yè)控制領(lǐng)域的高速發(fā)展,要求專用集成電路(ASIC)的功能越來(lái)越強(qiáng),功耗越來(lái)越低,生產(chǎn)周期越來(lái)越短,這些都對(duì)芯片設(shè)計(jì)提出了巨大的挑戰(zhàn),傳統(tǒng)的芯片設(shè)計(jì)方法已經(jīng)不能適應(yīng)復(fù)雜的應(yīng)用需求了。S
摘??? 要:本文以Xilinx公司Virtex-II Pro器件為開(kāi)發(fā)平臺(tái),介紹了其內(nèi)嵌PowerPC405處理器設(shè)計(jì)的原理和軟硬件協(xié)同設(shè)計(jì)方法。結(jié)合典型的TCP/IP通信實(shí)驗(yàn),文中詳細(xì)描述了系統(tǒng)設(shè)計(jì)方法以及VxWorks系統(tǒng)下BSP的開(kāi)發(fā)和移植過(guò)
本文主要論述在ARM嵌入式系統(tǒng)中如何實(shí)現(xiàn)FPGA從串配置的方法,將系統(tǒng)程序及配置數(shù)據(jù)存儲(chǔ)在系統(tǒng)Flash中,利用ARM的通用I/O口產(chǎn)生配置時(shí)序,省去專用的配置PROM。文中ARM微處理器采用samsung公司的ARM7TDMI系列中的S3C4
引言 電能源的有效使用不但降低了家電的成本,而且保護(hù)了環(huán)境。大部分家電,例如冰箱、洗衣機(jī)、甩干機(jī)、洗碗機(jī)以及空調(diào)等,都是由電機(jī)系統(tǒng)驅(qū)動(dòng)的。這類系統(tǒng)包括電源、電機(jī)、電機(jī)控制電路以及機(jī)械系統(tǒng)。有很多方法可
摘要:介紹使用現(xiàn)代EDA手段設(shè)計(jì)核物理實(shí)驗(yàn)常用儀器——定標(biāo)器的原理和實(shí)現(xiàn)方法。新的定標(biāo)器利用FPGA技術(shù)對(duì)系統(tǒng)中大量電路進(jìn)行集成,結(jié)合AT89C51單片機(jī)進(jìn)行控制和處理,并增加數(shù)據(jù)存儲(chǔ)功能和RS232接口,實(shí)現(xiàn)與PC機(jī)通信
最近在研究SPI總線,至于協(xié)議和硬件描述就不多說(shuō)了四線包括時(shí)鐘、片選、接收、發(fā)送初始化SP SPI_InitStructure.SPI_Direction = SPI_Direction_2Lines_FullDuplex; //全雙工 SPI_InitStructure.SPI_Mod
當(dāng)前對(duì)于各種加密算法.除了有針對(duì)性的破解算法,最基本的思想就是窮舉密鑰進(jìn)行匹配,通常稱為暴力破解算法。由于暴力破解算法包含密鑰個(gè)數(shù)較多,遍歷的時(shí)間超過(guò)實(shí)際可接受的范圍。如果計(jì)算速度提高到足夠快。這種遍
嵌入式系統(tǒng)與桌面PC結(jié)構(gòu)非常不同,但其底層技術(shù)發(fā)展卻是一樣的,而且遵循著類似發(fā)展趨勢(shì)。當(dāng)桌面PC轉(zhuǎn)向64位架構(gòu)來(lái)滿足不斷增長(zhǎng)的存儲(chǔ)器要求時(shí),嵌入式系統(tǒng)也由于同樣的原因快速轉(zhuǎn)向32位處理器。桌面/服務(wù)器計(jì)算市場(chǎng)主
Actel為其現(xiàn)場(chǎng)可編程門陣列(FPGA)推出一種新型封裝形式,它可顯著減小電路板尺寸和重量,可用于空間受限的軍事和航空產(chǎn)品。這種84引腳CQFP(陶瓷方形扁平)封裝已用于Actel的RTSX32SU,而這款反熔絲抗輻射FPGA可在環(huán)境
通過(guò)EP2C20Q240 器件和LPC2478 處理器,研究ARM 應(yīng)用系統(tǒng)外部并行總線的工作原理和時(shí)序特性,以及在FPGA 中進(jìn)行雙向總線設(shè)計(jì)的原則,設(shè)計(jì)并實(shí)現(xiàn)了FPGA 并行總線.借助Quartus II 仿真工具,對(duì)FPGA 并行總線進(jìn)行了時(shí)序仿真,并用SignalTap II 邏輯分析儀進(jìn)行在線測(cè)試,驗(yàn)證設(shè)計(jì)的正確性.
通常所說(shuō)的JTAG大致分兩類,一類用于測(cè)試芯片的電氣特性,檢測(cè)芯片是否有問(wèn)題;一類用于Debug;一般支持JTAG的CPU內(nèi)都包含了這兩個(gè)模塊。一個(gè)含有JTAG Debug接口模塊的CPU,只
0 引言 圖像處理技術(shù)的快速發(fā)展,使得圖像采集處理系統(tǒng)在提高農(nóng)業(yè)生產(chǎn)自動(dòng)化程度中的應(yīng)用越來(lái)越廣泛。目前的圖像采集系統(tǒng)有的基于CCD攝像機(jī)、圖像采集卡和計(jì)算機(jī),有的基于CCD攝像機(jī)、解碼器、FPGA和DSP,而有的基于
萊迪思半導(dǎo)體公司(Lattice Semiconductor)推出針對(duì)FPGA優(yōu)化的32位微處理器(MCU)LatticeMico32。萊迪思正在推出該微處理器核的硬件描述語(yǔ)言(HDL)代碼、由LatticeMico32系統(tǒng)生成的多種外圍元件以及所選擇的工具。它們都
0 引 言可編程邏輯器件PLD(Programmable Logic De-vice)是一種數(shù)字電路,它可以由用戶來(lái)進(jìn)行編程和進(jìn)行配置,利用它可以解決不同的邏輯設(shè)計(jì)問(wèn)題。PLD由基本邏輯門電路、觸發(fā)